インテルのみ表示可能 — GUID: fqv1543260193115
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: fqv1543260193115
Ixiasoft
1.2.1.1. SDMファームウェアの更新
File > Programming File Generatorメニューのアイテムを使用してコンフィグレーション・ビットストリームを生成する際、ビットストリーム・アセンブラーは、 Quartus® Primeプロ・エディションリリースに一致するすべてのファームウェア (SDMファームウェアを含む) を .sof から生成されたビットストリームに追加します。
指定するコンフィグレーション・スキームに応じて、結果のファイルは次のいずれかの形式になります。
- Raw Binary File (.rbf)
- Programmer Object File (.pof)
- JTAG Indirect Configuration (.jic)
- Raw Programming Data (.rpd)
- Jam* Standard Test and Programming Language (STAPL) STAPL (.jam)
- Jam* Byte Code (.jbc)
出力ファイルの種類の詳細については、 Quartus® Primeプロ・エディションユーザーガイド: プログラマーを参照してください。
Quartus® Prime開発ソフトウェアの新しいバージョンには通常、新しいまたは更新されたSDM機能がファームウェアに実装されています。コンフィグレーション・ビットストリームを再生成する場合、Intelでは最新のファームウェアを含む Quartus® Primeプロ・エディション開発ソフトウェアの最新バージョンを使用することをお勧めします。 Quartus® Primeプロ・エディション開発ソフトウェアの新しいバージョンからファームウェアを使用するために、 .sofを再コンパイルする必要はありません。新しいバージョンのProgramming File Generatorを使用して、コンフィグレーション・ビットストリームを簡単に再生成できます。