インテルのみ表示可能 — GUID: sss1440054252170
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: sss1440054252170
Ixiasoft
2.5.2. MSELの設定
電源投入後、MSEL[2:0]ピンはAgilex 7デバイスのコンフィグレーション・スキームを指定します。4.7-kΩ 抵抗を使用して、MSEL[2:0]ピンを VCCIO_SDM にプルアップするか、コンフィグレーション・スキームの MSEL[2:0] 設定で指定されているようにグランドに引き下げます。
図 8. MSELプルダウンおよびプルダウン回路図
コンフィグレーション・スキーム | MSEL[2:0] |
---|---|
Avalon-ST (x32) | 000 |
Avalon-ST (x16) | 101 |
Avalon-ST (x8) | 110 |
AS (高速モード – CvPの場合)4 | 001 |
AS (通常モード)5 | 011 |
JTAGのみ6 | 111 |
コンフィグレーション・スキームは、 Quartus® Prime開発ソフトウェアのDevice and Pin OptionsダイアログボックスのConfiguration画面でも指定する必要があります。
図 9. MSEL値を指定するためのコンフィグレーション・スキームの指定
4 AS高速モードを使用する場合、すべての電源供給を10ms 以内に推奨の動作条件にランプアップする必要があります。このランプアップ要件により、Agilex 7デバイスがアクセスを開始する際、AS x4デバイスが動作電圧範囲内にあることが保証されます。
5 AS通常モードを使用する場合、VCCIO_SDM 供給を10ms 以内に推奨の動作条件まで十分にランプする必要があります。
6 セキュリティー上の理由から無効にされていない限り、JTAGコンフィグレーションはどのような有効な MSEL 設定とも機能します。