インテルのみ表示可能 — GUID: cqm1676620254321
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: cqm1676620254321
Ixiasoft
3.1.7.6. サポートされているフラッシュメモリー・デバイス
Quartus® Prime開発ソフトウェアは、 フラッシュ・プログラミング・ブリッジおよびFPGAコンフィグレーションに向けてPFL II IPコアロジックを生成します。
メーカー | 製品ファミリー | データ幅 | 集積度 (Mbit) | デバイス名 |
---|---|---|---|---|
Micron | MT28EW | 8または16 | 256 | MT28EW256ABA1 |
512 | MT28EW512ABA1 | |||
1024 | MT28EW01GABA1 | |||
Infineon | GL-S | 16 | 256 | S29GL256S |
512 | S29GL512S | |||
1024 | S29GL01GS |
メーカー | 製品ファミリー | 集積度 (Mbit) | デバイス名 |
---|---|---|---|
Micron | MT25QU | 256 | MT25QU256ABA |
512 | MT25QU512ABB | ||
1024 | MT25QU01GBBB | ||
2048 | MT25QU02GCBB | ||
Macronix | MX66U | 2048 | MX66U2G45G |