Agilex™ 7コンフィグレーション・ユーザーガイド

ID 683673
日付 4/01/2024
Public
ドキュメント目次

5.6.1. 前提条件

このリモート・システム・アップデートの例を実行するには、システムが次のハードウェアおよびソフトウェア要件を満たしている必要があります。
  • この例を作成し、Agilex 7 SoC開発キットにダウンロードします。
  • デザインにはプラットフォーム・デザイナーシステムに示されているように、JTAG to Avalon® Master Bridgeに接続するMailbox Client Intel® FPGA IPを含める必要があります。JTAG to Avalon® Master Bridgeは、ファクトリー・イメージとアプリケーション・イメージ用のリモート・システム・アップデートのホスト・コントローラーとして機能します。
  • 加えて、デザインにはReset Release Intel® FPGA IPを含める必要があります。このコンポーネントは、FPGAファブリック全体がユーザーモードになるまで、デザインをリセット状態に保ちます。
  • ninit_done_reset コンポーネントと reset_bridge_1 コンポーネントは、デバイスのコンフィグレーションが完了し、デバイスがユーザー・モードになった際、Mailbox Client Intel® FPGA IPJTAG to Avalon® Master Bridge Intel® FPGA IPをリセットからリリースするための2段階リセット・シンクロナイザーを作成します。
  • Reset Release Intel® FPGA IPからの ninit_done 出力信号は、ninit_done_reset in_resetピンに接続することで、このリセットをゲートします。
  • reset_in Reset Bridge Intel® FPGA IPは、ユーザーモード・リセットを提供します。このデザインでは、エクスポートされた resetpin がアプリケーション・ロジックに接続されます。
  • 図 79. リモート・システム・アップデートのデザイン例に必要な通信およびホスト・コンポーネント