インテルのみ表示可能 — GUID: mvp1532933311681
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: mvp1532933311681
Ixiasoft
5.6.1. 前提条件
このリモート・システム・アップデートの例を実行するには、システムが次のハードウェアおよびソフトウェア要件を満たしている必要があります。
- この例を作成し、Agilex 7 SoC開発キットにダウンロードします。
- デザインにはプラットフォーム・デザイナーシステムに示されているように、JTAG to Avalon® Master Bridgeに接続するMailbox Client Intel® FPGA IPを含める必要があります。JTAG to Avalon® Master Bridgeは、ファクトリー・イメージとアプリケーション・イメージ用のリモート・システム・アップデートのホスト・コントローラーとして機能します。
- 加えて、デザインにはReset Release Intel® FPGA IPを含める必要があります。このコンポーネントは、FPGAファブリック全体がユーザーモードになるまで、デザインをリセット状態に保ちます。
- ninit_done_reset コンポーネントと reset_bridge_1 コンポーネントは、デバイスのコンフィグレーションが完了し、デバイスがユーザー・モードになった際、Mailbox Client Intel® FPGA IPとJTAG to Avalon® Master Bridge Intel® FPGA IPをリセットからリリースするための2段階リセット・シンクロナイザーを作成します。
- Reset Release Intel® FPGA IPからの ninit_done 出力信号は、ninit_done_reset in_resetピンに接続することで、このリセットをゲートします。
- reset_in Reset Bridge Intel® FPGA IPは、ユーザーモード・リセットを提供します。このデザインでは、エクスポートされた resetpin がアプリケーション・ロジックに接続されます。
-
図 79. リモート・システム・アップデートのデザイン例に必要な通信およびホスト・コンポーネント