インテルのみ表示可能 — GUID: igh1521721227881
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: igh1521721227881
Ixiasoft
5.1.2. ASコンフィグレーションを使用したリモート・システム・アップデート
ASコンフィグレーションを使用したリモート・システム・アップデートには、次のコンポーネントが含まれます。
- リモート・システム・アップデートのホストデザイン。ホストは、カスタムロジック、HPS、またはFPGA内の Nios® IIプロセッサーです。
- 1つのファクトリー・イメージ
- イメージ保存用フラッシュメモリー
- 少なくとも1つのアプリケーション・イメージ
- HPSをリモートシステム更新ホストとして使用しないデザインには、次の図に示すようにMailbox Client Intel® FPGA IPが必要です。Mailbox Client Intel® FPGA IPは、QSPI_READ および QSPI_WRITE のようなリモートシステム更新操作コマンドおよび応答を送受信します。
図 69. Agilex 7リモート・システム・アップデートのコンポーネント