Agilex™ 7コンフィグレーション・ユーザーガイド

ID 683673
日付 4/01/2024
Public
ドキュメント目次

2.5.3.3. コンフィグレーション・ピンのI/O規格と機能

SDMピンには、さまざまなコンフィグレーション・スキームでさまざまなI/O規格と機能があります。未使用のSDMピンを Quartus® Prime開発ソフトウェアの他の機能に割り当てることができます。
表 8.   Agilex 7 AS ×4コンフィグレーション・スキーム - 専用コンフィグレーション・ピン
ピンの機能 SDM I/O 入力/出力 I/O規格 シュミット・トリガー/TTL入力 ウィークプルアップ/プルダウン ドライブ強度 オープンドレイン スルーレート
AS_DATA1 SDM_IO1 双方向 1.8 V LVCMOS シュミット・トリガー 無効 8 mA 無効 ファスト
AS_CLK SDM_IO2 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_DATA2 SDM_IO3 双方向 1.8 V LVCMOS シュミット・トリガー 無効 8 mA 無効 ファスト
AS_DATA0 SDM_IO4 双方向 1.8 V LVCMOS シュミット・トリガー 無効 8 mA 無効 ファスト
AS_nCSO0 SDM_IO5 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_DATA3 SDM_IO6 双方向 1.8 V LVCMOS シュミット・トリガー 無効 8 mA 無効 ファスト
AS_nCSO2 SDM_IO7 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_nCSO3 SDM_IO8 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_nCSO1 SDM_IO9 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AS_nRST SDM_IO15 出力 1.8 V LVCMOS 8 mA 無効 ファスト
表 9.   Agilex 7 AS x4コンフィグレーション・スキーム - 未使用のコンフィグレーション・ピン未使用のコンフィグレーション・ピンについては、ドライブ強度、オープンドレイン、およびスルーレートの設定は適用されません。
SDM I/O 入力/出力 I/O規格 シュミット・トリガー/TTL入力 ウィークプルアップ/プルダウン
SDM_IO0 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルダウン
SDM_IO10 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO11 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO12 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO13 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO14 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO16 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルダウン
表 10.   Agilex 7 Avalon® Streamingインターフェイス ×8コンフィグレーション・スキーム - 専用コンフィグレーション・ピン
ピンの機能 SDM I/O 入力/出力 I/O規格 シュミット・トリガー/TTL入力 ウィークプルアップ/プルダウン ドライブ強度 オープンドレイン スルーレート
AVSTx8_DATA2 SDM_IO1 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA0 SDM_IO2 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA3 SDM_IO3 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA1 SDM_IO4 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA4 SDM_IO6 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_READY SDM_IO8 出力 1.8 V LVCMOS 8 mA 無効 ファスト
AVSTx8_DATA7 SDM_IO10 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_VALID SDM_IO11 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルダウン
AVSTx8_DATA5 SDM_IO13 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_CLK SDM_IO14 入力 1.8 V LVCMOS シュミット・トリガー 無効
AVSTx8_DATA6 SDM_IO15 入力 1.8 V LVCMOS シュミット・トリガー 無効
表 11.   Agilex 7 Avalon® Streamingインターフェイス ×8コンフィグレーション・スキーム - 未使用のコンフィグレーション・ピン未使用のコンフィグレーション・ピンについては、ドライブ強度、オープンドレイン、およびスルーレートの設定は適用されません。
SDM I/O 入力/出力 I/O規格 シュミット・トリガー/TTL入力 ウィークプルアップ/プルダウン
SDM_IO0 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルダウン
SDM_IO5 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO7 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO9 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO12 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ
SDM_IO16 入力 1.8 V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルダウン
表 12.   Agilex 7 Avalon® Streamingインターフェイス ×16または×32コンフィグレーション・スキーム - 専用コンフィグレーション・ピンこの表のすべてのピン機能では、
  • I/Oの位置は、SDM共有GPIOバンクです。
  • ウィークプルアップまたはプルダウン、およびオープンドレインのオプションは適用されません。
ピンの機能 入力/出力 I/O規格 ドライブ強度 スルーレート
AVST_CLK 入力

1.2 V LVCMOS

AVST_READY 出力

1.2 V LVCMOS

キャリブレーションなしの直列34Ω OCT

Slow

AVST_VALID 入力

1.2 V LVCMOS

AVST_DATA 入力

1.2 V LVCMOS

表 13.   Agilex 7オプションのコンフィグレーション・ピンこの表の各ピン機能のSDM I/Oは、 Quartus® Primeコンフィグレーション・ピンのオプションで割り当てられたとおりです。
ピンの機能 入力/出力 I/O規格

シュミット・トリガー/

TTL入力

ウィーク プルアップ / プルダウン ドライブ強度 オープンドレイン スルーレート
PWRMGT_SCL 双方向 1.8V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ 2 mA 有効 スロー
PWRMGT_SDA 双方向 1.8V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ 2 mA 有効 スロー
PWRMGT_ALERT 出力 1.8V LVCMOS 2 mA 有効 スロー
CONF_DONE 出力 1.8V LVCMOS 8 mA 無効 ファスト
INIT_DONE 出力 1.8V LVCMOS 8 mA 無効 ファスト
CvP_CONFDONE 出力 1.8V LVCMOS 8 mA 無効 ファスト
SEU_ERROR 出力 1.8V LVCMOS 8 mA 無効 ファスト
HPS_COLD_nRESET 双方向 1.8V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルアップ 2 mA 有効 ファスト
Direct to factory image 入力 1.8V LVCMOS シュミット・トリガー 20 kΩ抵抗によるウィークプルダウン
nCATTRIP 出力 1.8V LVCMOS 2 mA 無効 スロー
TAMPERDETECTION 出力 1.8V LVCMOS 8 mA 無効 ファスト
TAMPERRESPONSESTATUS 出力 1.8V LVCMOS 8 mA 無効 ファスト