インテルのみ表示可能 — GUID: uau1634171172904
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: uau1634171172904
Ixiasoft
2.5.3.3. コンフィグレーション・ピンのI/O規格と機能
SDMピンには、さまざまなコンフィグレーション・スキームでさまざまなI/O規格と機能があります。未使用のSDMピンを Quartus® Prime開発ソフトウェアの他の機能に割り当てることができます。
ピンの機能 | SDM I/O | 入力/出力 | I/O規格 | シュミット・トリガー/TTL入力 | ウィークプルアップ/プルダウン | ドライブ強度 | オープンドレイン | スルーレート |
---|---|---|---|---|---|---|---|---|
AS_DATA1 | SDM_IO1 | 双方向 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | 8 mA | 無効 | ファスト |
AS_CLK | SDM_IO2 | 出力 | 1.8 V LVCMOS | — | — | 8 mA | 無効 | ファスト |
AS_DATA2 | SDM_IO3 | 双方向 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | 8 mA | 無効 | ファスト |
AS_DATA0 | SDM_IO4 | 双方向 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | 8 mA | 無効 | ファスト |
AS_nCSO0 | SDM_IO5 | 出力 | 1.8 V LVCMOS | — | — | 8 mA | 無効 | ファスト |
AS_DATA3 | SDM_IO6 | 双方向 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | 8 mA | 無効 | ファスト |
AS_nCSO2 | SDM_IO7 | 出力 | 1.8 V LVCMOS | — | — | 8 mA | 無効 | ファスト |
AS_nCSO3 | SDM_IO8 | 出力 | 1.8 V LVCMOS | — | — | 8 mA | 無効 | ファスト |
AS_nCSO1 | SDM_IO9 | 出力 | 1.8 V LVCMOS | — | — | 8 mA | 無効 | ファスト |
AS_nRST | SDM_IO15 | 出力 | 1.8 V LVCMOS | — | — | 8 mA | 無効 | ファスト |
SDM I/O | 入力/出力 | I/O規格 | シュミット・トリガー/TTL入力 | ウィークプルアップ/プルダウン |
---|---|---|---|---|
SDM_IO0 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルダウン |
SDM_IO10 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO11 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO12 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO13 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO14 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO16 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルダウン |
ピンの機能 | SDM I/O | 入力/出力 | I/O規格 | シュミット・トリガー/TTL入力 | ウィークプルアップ/プルダウン | ドライブ強度 | オープンドレイン | スルーレート |
---|---|---|---|---|---|---|---|---|
AVSTx8_DATA2 | SDM_IO1 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
AVSTx8_DATA0 | SDM_IO2 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
AVSTx8_DATA3 | SDM_IO3 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
AVSTx8_DATA1 | SDM_IO4 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
AVSTx8_DATA4 | SDM_IO6 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
AVSTx8_READY | SDM_IO8 | 出力 | 1.8 V LVCMOS | — | — | 8 mA | 無効 | ファスト |
AVSTx8_DATA7 | SDM_IO10 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
AVSTx8_VALID | SDM_IO11 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルダウン | — | — | — |
AVSTx8_DATA5 | SDM_IO13 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
AVSTx8_CLK | SDM_IO14 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
AVSTx8_DATA6 | SDM_IO15 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 無効 | — | — | — |
SDM I/O | 入力/出力 | I/O規格 | シュミット・トリガー/TTL入力 | ウィークプルアップ/プルダウン |
---|---|---|---|---|
SDM_IO0 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルダウン |
SDM_IO5 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO7 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO9 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO12 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ |
SDM_IO16 | 入力 | 1.8 V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルダウン |
ピンの機能 | 入力/出力 | I/O規格 | ドライブ強度 | スルーレート |
---|---|---|---|---|
AVST_CLK | 入力 | 1.2 V LVCMOS |
— | — |
AVST_READY | 出力 | 1.2 V LVCMOS |
キャリブレーションなしの直列34Ω OCT |
Slow |
AVST_VALID | 入力 | 1.2 V LVCMOS |
— | — |
AVST_DATA | 入力 | 1.2 V LVCMOS |
— | — |
ピンの機能 | 入力/出力 | I/O規格 | シュミット・トリガー/ TTL入力 |
ウィーク プルアップ / プルダウン | ドライブ強度 | オープンドレイン | スルーレート |
---|---|---|---|---|---|---|---|
PWRMGT_SCL | 双方向 | 1.8V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ | 2 mA | 有効 | スロー |
PWRMGT_SDA | 双方向 | 1.8V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ | 2 mA | 有効 | スロー |
PWRMGT_ALERT | 出力 | 1.8V LVCMOS | — | — | 2 mA | 有効 | スロー |
CONF_DONE | 出力 | 1.8V LVCMOS | — | — | 8 mA | 無効 | ファスト |
INIT_DONE | 出力 | 1.8V LVCMOS | — | — | 8 mA | 無効 | ファスト |
CvP_CONFDONE | 出力 | 1.8V LVCMOS | — | — | 8 mA | 無効 | ファスト |
SEU_ERROR | 出力 | 1.8V LVCMOS | — | — | 8 mA | 無効 | ファスト |
HPS_COLD_nRESET | 双方向 | 1.8V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルアップ | 2 mA | 有効 | ファスト |
Direct to factory image | 入力 | 1.8V LVCMOS | シュミット・トリガー | 20 kΩ抵抗によるウィークプルダウン | — | — | — |
nCATTRIP | 出力 | 1.8V LVCMOS | — | — | 2 mA | 無効 | スロー |
TAMPERDETECTION | 出力 | 1.8V LVCMOS | — | — | 8 mA | 無効 | ファスト |
TAMPERRESPONSESTATUS | 出力 | 1.8V LVCMOS | — | — | 8 mA | 無効 | ファスト |