インテルのみ表示可能 — GUID: ugz1477471556938
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: ugz1477471556938
Ixiasoft
3.1.7.1.1. .pofの生成とCFIフラッシュへのプログラミング
デザインをコンパイルすると、 Quartus® Prime開発ソフトウェアは .sof を生成します。この .sof を使用して、.pof を生成します。このプロセスには、次の手順が含まれます。
- Quartus® PrimeのFile > Programming File Generatorを使用して、Parallel Flash Loader II Intel® FPGA IPに向けて .pof を生成します。
- Quartus® Prime Programmerを使用してAgilex 7デバイスの .pof をフラッシュデバイスに書き込みます。
図 25. JTAGインターフェイスを使用したCFIフラッシュメモリーのプログラミング
Parallel Flash Loader II Intel® FPGA IPは、バースト読み出しモードでデュアル・フラッシュメモリー・デバイスをサポートし、コンフィグレーション・タイムの時間を短縮します。2つのMT28EW CFIフラッシュメモリー・デバイスは、同じデータバス、クロック、およびコントロール信号を使用して、ホストに並列で接続することができます。Intelは、2つの非MT28W CFIフラッシュメモリー・デバイスをParallel Flash Loader II Intel® FPGA IPに並列に接続することはサポートしていません。FPGAコンフィグレーション中、AVST_CLK の周波数は flash_clk の周波数の4倍速です。
図 26. デュアルMT28EW CFIフラッシュメモリー・デバイスを搭載したParallel Flash Loader II Intel® FPGA IP フラッシュメモリー・デバイスは、同じデバイスファミリーおよびメーカーからの同じメモリー集積度を備えている必要があります。