Agilex™ 7コンフィグレーション・ユーザーガイド

ID 683673
日付 4/01/2024
Public
ドキュメント目次

3.1.7.1.1. .pofの生成とCFIフラッシュへのプログラミング

デザインをコンパイルすると、 Quartus® Prime開発ソフトウェアは .sof を生成します。この .sof を使用して、.pof を生成します。このプロセスには、次の手順が含まれます。

  1. Quartus® PrimeFile > Programming File Generatorを使用して、Parallel Flash Loader II Intel® FPGA IPに向けて .pof を生成します。
  2. Quartus® Prime Programmerを使用してAgilex 7デバイスの .pof をフラッシュデバイスに書き込みます。
図 25. JTAGインターフェイスを使用したCFIフラッシュメモリーのプログラミング

Parallel Flash Loader II Intel® FPGA IPは、バースト読み出しモードでデュアル・フラッシュメモリー・デバイスをサポートし、コンフィグレーション・タイムの時間を短縮します。2つのMT28EW CFIフラッシュメモリー・デバイスは、同じデータバス、クロック、およびコントロール信号を使用して、ホストに並列で接続することができます。Intelは、2つの非MT28W CFIフラッシュメモリー・デバイスをParallel Flash Loader II Intel® FPGA IPに並列に接続することはサポートしていません。FPGAコンフィグレーション中、AVST_CLK の周波数は flash_clk の周波数の4倍速です。

図 26. デュアルMT28EW CFIフラッシュメモリー・デバイスを搭載したParallel Flash Loader II Intel® FPGA IP フラッシュメモリー・デバイスは、同じデバイスファミリーおよびメーカーからの同じメモリー集積度を備えている必要があります。