Agilex™ 7コンフィグレーション・ユーザーガイド

ID 683673
日付 4/01/2024
Public
ドキュメント目次

3.1.7.1. 機能の説明

Parallel Flash Loader II Intel® FPGA IPを、 MAX® II MAX® V、または MAX® 10デバイスなどの外部ホストと共に使用して、以下のタスクを完了することができます。

  • JTAGインターフェイスを使用して、コンフィグレーション・データをフラッシュメモリー・デバイスにプログラムします。
  • フラッシュメモリー・デバイスから Avalon® -STコンフィグレーション・スキームを使用してAgilex 7デバイスをコンフィグレーションします。
注: Agilex 7デバイスでは、以前のパラレル・フラッシュ・ローダー (PFL) Intel® FPGA IPではなく、 Avalon® -STコンフィグレーション・スキームとParallel Flash Loader II Intel® FPGA IPを使用してください。
注: 現在の実装では、単一のプログラミング・サイクルで2つの別々のPFLイメージを使用して2つのQSPIデバイスをプログラミングすることはサポートされていません。複数のQSPIデバイスをプログラムするには、各QSPIフラッシュデバイスを単一のPFLイメージで個別にプログラムする必要があります。
注: Parallel Flash Loader II Intel® FPGA IPは、HPSコールドリセットをサポートしていません。
注: Parallel Flash Loader II Intel® FPGA IPは、 Agilex 7コンフィグレーション時間の見積もり で説明されている最大スループットでは Avalon® ストリーミング・インターフェイスを駆動できません。