インテルのみ表示可能 — GUID: mez1477471527654
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: mez1477471527654
Ixiasoft
3.1.7.1. 機能の説明
Parallel Flash Loader II Intel® FPGA IPを、 MAX® II、 MAX® V、または MAX® 10デバイスなどの外部ホストと共に使用して、以下のタスクを完了することができます。
- JTAGインターフェイスを使用して、コンフィグレーション・データをフラッシュメモリー・デバイスにプログラムします。
- フラッシュメモリー・デバイスから Avalon® -STコンフィグレーション・スキームを使用してAgilex 7デバイスをコンフィグレーションします。
注: Agilex 7デバイスでは、以前のパラレル・フラッシュ・ローダー (PFL) Intel® FPGA IPではなく、 Avalon® -STコンフィグレーション・スキームとParallel Flash Loader II Intel® FPGA IPを使用してください。
注: 現在の実装では、単一のプログラミング・サイクルで2つの別々のPFLイメージを使用して2つのQSPIデバイスをプログラミングすることはサポートされていません。複数のQSPIデバイスをプログラムするには、各QSPIフラッシュデバイスを単一のPFLイメージで個別にプログラムする必要があります。
注: Parallel Flash Loader II Intel® FPGA IPは、HPSコールドリセットをサポートしていません。
注: Parallel Flash Loader II Intel® FPGA IPは、 Agilex 7コンフィグレーション時間の見積もり で説明されている最大スループットでは Avalon® ストリーミング・インターフェイスを駆動できません。