インテルのみ表示可能 — GUID: xqk1541458546383
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: xqk1541458546383
Ixiasoft
1.2.1.2. Agilex 7 SoCデバイスの起動順序の指定
Agilex 7 SoCデバイスでは、FPGA FirstまたはHard Processor System (HPS) Firstオプションのいずれかを選択して、コンフィグレーション順序を指定できます。
FPGA Firstオプションを選択すると、SDMはFPGAを完全にコンフィグレーションした後、HPS SDRAMピンをコンフィグレーションし、HPSの第1段階のブートローダー (FSBL) をロードし、HPSをリセットから解放します。このモードでは、HPSがリセットを終了する直前にファブリックが機能し始めます。 FPGA Firstオプションでは、HPSを使用したFPGAのリコンフィグレーションができないことに注意してください。このユーザーガイドでは、FPGAが機能する状態を定義します。設定と初期化は完了していることとします。
HPS Firstオプションを選択すると、SDMは最初にHPS SDRAMピンを設定し、HPS FSBLをロードして、HPSをリセットから解放します。HPSはFPGA I/OとFPGAファブリックを後でコンフィグレーションします。HPS Firstオプションには、次の利点があります。
- 必要なSDMフラッシュメモリーの量を最小限に抑えます。
- HPSソフトウェアが稼働するまでの時間を最小限に抑えます。
- HPSの実行中にFPGAのリコンフィグレーションをサポートします。