インテルのみ表示可能 — GUID: gan1543273843609
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: gan1543273843609
Ixiasoft
7.5. SEUについて
SEUとは、宇宙放射線の影響によって稀に発生する、FPGA内部のメモリーエレメント状態の意図しない変化をを指します。 この状態の変化はソフトエラーであり、FPGAが永久的に破損することはありません。この意図しないメモリー状態により、バックグラウンド・スクラビングによって問題が修正されるまで、FPGAは誤って動作する可能性があります。
Quartus® Prime開発ソフトウェアで提供されている機能の中には、SEUの影響、つまりソフトエラーの検出と修正、またデザインに対するSEUの影響の特性評価を行うためのものがあります。LSMファームウェアは、SEUシングルビット・エラーおよびダブル隣接ビットエラーの検出と訂正を提供します。マルチビット・エラーおよび隣接しないビットエラーは検出されますが、訂正はできません。また、一部のインテルFPGAには、エラーの検出と訂正に役立つ専用の回路が含まれています。
SEUの詳細は、 Agilex 7 SEU緩和ユーザーガイドを参照してください。