インテルのみ表示可能 — GUID: yil1535417756524
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: yil1535417756524
Ixiasoft
7.2. Agilex 7コンフィグレーション・アーキテクチャーの概要
Agilex 7デバイスは Stratix® 10アーキテクチャーとよく似たコンフィグレーション・アーキテクチャーを採用しています。専用ハード・プロセッサーであるセキュア・デバイス・マネージャー (SDM) は、デバイスの電源投入時のリセットからデバイス・コンフィグレーションのあらゆる側面を制御および監視します。このコンフィグレーション・アーキテクチャーは、ステートマシンがコンフィグレーションを制御する以前のインテルFPGAデバイスファミリーとは異なります。
Agilex 7および Stratix® 10デバイスと以前のデバイスファミリーとの間には、利用可能なコンフィグレーション・モード、コンフィグレーション・ピンの動作、および接続ガイドラインに関して重要な違いがあります。また、ビットストリーム形式も異なります。これらの違いとこれらのピンの動作について理解することは、コンフィグレーションに関する問題をデバッグする際に役立ちます。