インテルのみ表示可能 — GUID: sss1440053325745
Ixiasoft
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルタイプ
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルのフォーマット
3.1.5. Avalon-STシングル・デバイス・コンフィグレーション
3.1.6. Avalon® -ST コンフィグレーション・スキームのデバッグ・ガイドライン
3.1.7. Avalon® -STコンフィグレーション・スキームで使用するIP: Parallel Flash Loader II Intel® FPGA IP (PFL II)
3.1.7.4.1. FPGA Avalon-STピンに対するParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン上の制約
3.1.7.4.2. QSPIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.3. CFIフラッシュ使用時にParallel Flash Loader II Intel® FPGA IPで推奨されるデザイン制約
3.1.7.4.4. 他の入力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.1.7.4.5. 他の出力ピンに向けたParallel Flash Loader II Intel® FPGA IPで推奨される制約
3.2.1. ASコンフィグレーション・スキーム・ハードウェア・コンポーネントとファイルタイプ
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュデバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 許容スキューについてのガイドライン
3.2.6. シリアル・フラッシュデバイスのプログラミング
3.2.7. シリアル・フラッシュメモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグ・ガイドライン
インテルのみ表示可能 — GUID: sss1440053325745
Ixiasoft
1.2. Agilex 7のコンフィグレーション・アーキテクチャー
セキュア・デバイス・マネージャー (SDM) は、Agilex 7のコンフィグレーションとセキュリティー機能を管理するトリプル冗長プロセッサー・ベースのモジュールです。SDMは、すべてのAgilex 7デバイスで利用できます。
以下のブロック図は、次のブロックを含むAgilex 7コンフィグレーション・アーキテクチャーの概要を示しています。
- SDM: SDMの詳細については、後のセクションで説明します。
- コンフィグレーション・ネットワーク: SDMは、この専用の並列コンフィグレーション・ネットワークを使用して、コンフィグレーション・ビットストリームをローカル・セクター・マネージャー (LSM) に配布します。このネットワークにはアクセスできません。
- LSM: LSMはマイクロプロセッサーです。各コンフィグレーション・セクターには1つのLSMが含まれています。 LSMは、コンフィグレーション・ビットストリームを解析し、そのセクターのロジックエレメントコンフィグレーションします。設定後、LSMは次の機能を実行します。
- セクターレベルでのシングル ・イベント・アップセットを監視します。
- シングル・イベント・アップセット (SEU) への応答を処理します。
- ユーザーモードで整合性チェックを実行します。
- その他のサブシステム: Agilex 7 FPGA & SoCデバイスの概要を参照してください。
図 2. Agilex 7のコンフィグレーション・アーキテクチャーのブロック図