インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

7.2.1. アクティブシリアル (AS) コンフィグレーション

図 120. AS コンフィグレーション手法における EPCQ-L プログラミングの概要


AS コンフィグレーション手法では、コンフィグレーション・データは、EPCQ-L のコンフィグレーション・デバイス内に格納されています。EPCQ-L のデバイスのインシステムは、SFL ( シリアル・フラッシュ・ローダー ) IP コアで JTAG インターフェイスを使用してプログラミングできます。SFL は、JTAG インターフェイスと EPCQ-L デバイス間で FPGA 内のブリッジとして機能します。 インテル® Cyclone® 10 GXデバイスでの AS メモリー・インターフェイス・ブロックは、コンフィグュレーション・プロセスを制御します。

ASコンフィグレーション手法は、AS x1(1ビットのデータ幅)とAS x4(4ビットのデータ幅)モードをサポートしています。AS x4モードでは、AS x1モードよりも4倍高速のコンフィグレーション時間を提供します。ASコンフィグレーション手法では、デバイスはコンフィグレーション・インターフェイスを制御します。

注:

SFL を使用するアクティブ・シリアル・プログラミングの場合、プログラマーが EPCQ-L ID を読み出せるように、MSEL ピンをアクティブシリアル設定に設定する必要があります。