インテルのみ表示可能 — GUID: sam1403482813476
Ixiasoft
1. インテル® Cyclone® 10 GXデバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・ブロック
3. インテル® Cyclone® 10 GXデバイスにおける可変精度 DSP ブロック
4. インテル® Cyclone® 10 GXデバイスにおけるクロック・ネットワークおよび PLL
5. インテル® Cyclone® 10 GX デバイスにおけるI/Oと高速I/O
6. インテル® Cyclone® 10 GX デバイスにおける外部メモリー・インターフェイス
7. インテル® Cyclone® 10 GXデバイスのコンフィグレーション、デザインのセキュリティー、およびリモート・システム・アップグレード
8. インテル® Cyclone® 10 GXデバイスにおける SEUの緩和
9. インテル® Cyclone® 10 GXデバイスでのJTAGバウンダリー・スキャン・テスト
10. インテル® Cyclone® 10 GXデバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. インテル® Cyclone® デバイスにおけるエンベデッド・メモリーブロックの改訂履歴
5.1. インテル® Cyclone® 10 GX デバイスにおける I/O と差動 I/O バッファー
5.2. インテル® Cyclone® 10 GXデバイスにおける I/O 規格と電圧レベル
5.3. インテル® Cyclone® 10 GX デバイスにおけるインテルFPGA I/O IP コア
5.4. インテル® Cyclone® 10 GX デバイスにおける I/O リソース
5.5. インテル® Cyclone® 10 GX デバイスにおける I/O のアーキテクチャーと一般機能
5.6. インテル® Cyclone® 10 GX デバイスにおける高速ソース・シンクロナス SERDES および DPA
5.7. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の使用
5.8. デバイスにおけるI/Oと高速I/O
5.7.1. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : 最大 DC 電流制限
5.7.5. ガイドライン: LVDS SERDES IPコアのインスタンス化
5.7.6. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.7. ガイドライン : インテル® Cyclone® 10 GX GPIO 性能でのジッターへの高影響の最小化
5.7.8. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
6.1. インテル® Cyclone® 10 GX 外部メモリー・インターフェイス・ソリューションの主な特徴
6.2. インテル® Cyclone® 10 GXデバイスでサポートされるメモリー規格
6.3. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス幅
6.4. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスI/Oピン
6.5. インテル® Cyclone® 10 GX デバイスパッケージのメモリー・インターフェイスのサポート
6.6. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス
6.7. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスのアーキテクチャー
6.8. デバイスでの外部メモリー・インターフェイス
インテルのみ表示可能 — GUID: sam1403482813476
Ixiasoft
6.7.1.1.1. ハード・メモリー・コントローラーの機能
特徴 |
説明 |
---|---|
サポートされるメモリーデバイス | 次のメモリーデバイスをサポートします。
|
メモリー・コントローラーのサポート |
|
インターフェイス・プロトコル・サポート |
|
レートサポート | ハーフレートまたはクオーターレートで実行するようにコントローラーを設定できます。 |
コンフィグレーション可能なメモリー・インターフェイス幅 | 8 ビット・インクリメントで 8 ~ 72 ビットの幅をサポートします。 |
ランクサポート | シングルランクをサポートします。 |
バースト・アダプター | コントローラーのローカル・インターフェイスで最大バースト長127までの任意のサイズのバーストを受け入れ、バーストを効率的なメモリコマンドにマッピングできます。
注: Avalon® -MM仕様に厳密に準拠する必要があるアプリケーションの場合、最大バースト長は64です。
|
効率的な最適化の機能 |
|
ユーザー要求の優先順位 | コマンドに優先順位を割り当てることができます。この機能により、レイテンシーの短縮のためにより優先度の高いコマンドを早い段階で発行できます。 |
スターベーション・カウンター | 事前定義されたタイムアウト期間後にすべての要求が処理されるようにし、これにより、効率性のためにデータの順序を変更しながら優先順位の低いアクセスが残されません。 |
アドレス / コマンドバスでのタイミング | 最大コマンド帯域幅を最大にするためには、1つのコントローラー・クロック・サイクルでメモリーコマンド数を倍にできます。
|
バンク・インターリービング | 「ランダム」アドレスに対し、連続的にリード / ライトのコマンドを発行できます。バンクアドレスが正しくサイクルする必要があります。 |
オンダイ終端 | コントローラーはメモリーでオンダイ終端信号を制御します。この機能により、信号の整合性が改善し、ボードデザインが簡素化します。 |
リフレッシュ機能 |
|
ECC サポート |
|
省電力機能 |
|
モード・レジスター設定 | メモリー・モード・レジスターにアクセスします。 |
LPDDR3 の特徴 |
|
ZQ キャリブレーション・コマンド | DDR3 またはでの長 / 短の ZQ キャリブレーション・コマンドをサポートします。 |
関連情報