インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

7.2.1.1. DATA クロック (DCLK)

インテル® Cyclone® 10 GXデバイスは、シリアル・インターフェイスにタイミングを提供するシリアルクロックのDCLKを生成します。AS コンフィグレーション手法では、 インテル® Cyclone® 10 GXデバイスは、DCLKの立ち下がりエッジでコントロール信号を駆動し、このクロックピンの次の立ち下がりエッジでコンフィグレーション・データをラッチします。

AS コンフィグレーション手法でサポートされる最大DCLK周波数は、100 MHzです。CLKUSRまたは内蔵オシレーターを使用して、DCLKをソースすることができます。内蔵オシレーターを使用する場合は、Quartus Prime プロ・エディションソフトウェアのConfigurationページのDevice and Pin Optionsダイアログボックスから、12.5、25、50、または100 MHzのクロックを選択することができます。

パワーアップ後、DCLKはデフォルトにより12.5 MHzの内蔵オシレーターで駆動されます。 インテル® Cyclone® 10 GXデバイスは、プログラミング・ファイルでオプションビットを読み出すことで使用するクロックソースと周波数を決定します。