インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

5.5.1.2. インテル® Cyclone® 10 GX デバイスの I/O バッファーと I/O レジスター

I/Oレジスターは、ピンからコアへのデータを処理する入力パス、コアからピンへのデータを処理する出力パス、および出力バッファーへのOE信号を処理する出力イネーブル (OE) パスからコンフィグレーションされています。これらのレジスターによって、より速いソース同期レジスター間転送および再同期が可能になります。GPIO Intel® FPGA IPを使用してこれらのレジスターを利用し、DDR回路を実装します。

入力パスと出力パスは、次のブロックを有します。

  • 入力レジスター—ペリフェラルからコアへのハーフ/フル・レート・データの転送をサポートします。また、I/Oバッファーからのダブルまたはシングル・データ・レートのデータ・キャプチャをサポートします。
  • 出力レジスター—コアからペリフェラルへのハーフ/フル・レート・データの転送をサポートします。また、I/Oバッファーへのダブルまたはシングル・データ・レートのデータ転送をサポートします。
  • OEレジスター—コアからペリフェラルへのハーフまたはフル・レート・データの転送をサポートします。また、I/O バッファーへのシングル・データ・レートのデータ転送をサポートします。

また、入力および出力パスは次の機能もサポートします。

  • クロックイネーブル
  • 非同期または同期リセット
  • 入力パスと出力パスのバイパスモード
  • 入力パスと出力パスの遅延チェーン
図 70.  インテル® Cyclone® 10 GX デバイスの IOE 構造次の図は、 インテル® Cyclone® 10 GX FPGA の IOE 構造を示しています。