インテルのみ表示可能 — GUID: sam1403482509326
Ixiasoft
1. インテル® Cyclone® 10 GXデバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・ブロック
3. インテル® Cyclone® 10 GXデバイスにおける可変精度 DSP ブロック
4. インテル® Cyclone® 10 GXデバイスにおけるクロック・ネットワークおよび PLL
5. インテル® Cyclone® 10 GX デバイスにおけるI/Oと高速I/O
6. インテル® Cyclone® 10 GX デバイスにおける外部メモリー・インターフェイス
7. インテル® Cyclone® 10 GXデバイスのコンフィグレーション、デザインのセキュリティー、およびリモート・システム・アップグレード
8. インテル® Cyclone® 10 GXデバイスにおける SEUの緩和
9. インテル® Cyclone® 10 GXデバイスでのJTAGバウンダリー・スキャン・テスト
10. インテル® Cyclone® 10 GXデバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. インテル® Cyclone® デバイスにおけるエンベデッド・メモリーブロックの改訂履歴
5.1. インテル® Cyclone® 10 GX デバイスにおける I/O と差動 I/O バッファー
5.2. インテル® Cyclone® 10 GXデバイスにおける I/O 規格と電圧レベル
5.3. インテル® Cyclone® 10 GX デバイスにおけるインテルFPGA I/O IP コア
5.4. インテル® Cyclone® 10 GX デバイスにおける I/O リソース
5.5. インテル® Cyclone® 10 GX デバイスにおける I/O のアーキテクチャーと一般機能
5.6. インテル® Cyclone® 10 GX デバイスにおける高速ソース・シンクロナス SERDES および DPA
5.7. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の使用
5.8. デバイスにおけるI/Oと高速I/O
5.7.1. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : 最大 DC 電流制限
5.7.5. ガイドライン: LVDS SERDES IPコアのインスタンス化
5.7.6. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.7. ガイドライン : インテル® Cyclone® 10 GX GPIO 性能でのジッターへの高影響の最小化
5.7.8. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
6.1. インテル® Cyclone® 10 GX 外部メモリー・インターフェイス・ソリューションの主な特徴
6.2. インテル® Cyclone® 10 GXデバイスでサポートされるメモリー規格
6.3. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス幅
6.4. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスI/Oピン
6.5. インテル® Cyclone® 10 GX デバイスパッケージのメモリー・インターフェイスのサポート
6.6. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス
6.7. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスのアーキテクチャー
6.8. デバイスでの外部メモリー・インターフェイス
インテルのみ表示可能 — GUID: sam1403482509326
Ixiasoft
5.6.6.7. 外部PLLモードでのLVDSのインターフェイス
LVDS SERDES IPコアのパラメーター・エディターは、Use External PLLオプションでLVDSインターフェイスを実装するオプションを提供します。このオプションを有効にすると、PLLの設定を制御することができます。例えば、動的にPLLをリコンフィグレーションすることで、さまざまなデータレート、ダイナミック・フェーズ・シフト、およびその他の設定をサポートします。
LVDS SERDES IPコアのトランスミッターおよびレシーバーでUse External PLLオプションを有効にする場合は、IOPLL Intel® FPGA IPからの次の信号が必要です。
- LVDS SERDES IPコアのトランスミッターおよびレシーバーのSERDESへのシリアルクロック (高速クロック) 入力
- LVDS SERDES IPコアのトランスミッターおよびレシーバーのSERDESへのロードイネーブル
- トランスミッターのFPGAファブリック・ロジックへのクロックの提供に使用されるパラレルクロック (コアクロック) とレシーバーに使用されるパラレルクロック
- LVDS SERDES IPコアのレシーバーの非同期PLLリセットポート
- DPAおよびソフトCDRモードのLVDS SERDES IPコアのレシーバーに向けたPLL VCO信号
LVDS SERDES IPコアのパラメーター・エディターのClock Resource Summaryタブでは、上記リストの信号の詳細が提供されます。
IOPLL IPコアをインスタンス化することで、さまざまなクロックとロードイネーブル信号を生成します。IOPLL IPコアのパラメーター・エディターで、次の設定をコンフィグレーションする必要があります。
- SettingsタブのLVDS External PLLオプション
- PLLタブのOutput Clocksオプション
- PLLタブのCompensation Modeオプション
LVDSの機能モード | IOPLL IPコアの設定 |
---|---|
TX、RX DPA、RX Soft-CDR | ダイレクトモード |
RX non-DPA | LVDS補正モード |