インテルのみ表示可能 — GUID: sam1403482514368
Ixiasoft
インテルのみ表示可能 — GUID: sam1403482514368
Ixiasoft
5.6.6.7.2. 外部 PLL モードのIOPLLパラメーター値
次の例は、IOPLL IP コアを使用してLVDS SERDESの出力クロックを生成するにあたってのクロッキング要件を示しています。なお、例では、クロックとデータはデバイスのピンでエッジ・アライメントされるという仮定で位相シフトを設定しています。
パラメーター | outclk0 ( LVDS SERDESトランスミッターまたはレシーバーのext_fclkポートにlvds_clk[0]として接続する ) |
outclk1 (loaden[0] としてLVDS SERDES IPトランスミッターまたはレシーバーの ext_loaden[0] ポートに接続) |
outclk2 (トランスミッターとレシーバーの両方にパラレル・データ・レジスター用のコアクロックとして使用され、LVDS SERDES IPコアの ext_coreclock ポートに接続) |
---|---|---|---|
Frequency | データレート |
データレート / シリアライゼーション係数 |
データレート / シリアライゼーション係数 |
Phase shift | 180° |
[( デシリアライゼーション係数 – 1 ) / デシリアライゼーション係数 ] x 360° |
180 / シリアライゼーション係数 ( シリアライゼーション係数で除算した outclk0 位相シフト ) |
Duty cycle | 50% |
100 / シリアライゼーション係数 | 50% |
RSKM の式を使用する位相シフトの計算では、入力クロックとシリアルデータはエッジ・アライメントされていると仮定します。180° の位相シフトをサンプリング・クロック (outclk0) に導入すると、次の図に示されるように、入力データは outclk0 に対して確実に中央に揃えられます。
パラメーター | outclk0 ( LVDS SERDESトランスミッターまたはレシーバーのext_fclkポートにlvds_clk[0]として接続する ) |
outclk1 (loaden[0] としてLVDS SERDES IPトランスミッターまたはレシーバーの ext_loaden[0] ポートに接続) ソフトCDRのレシーバーでは不要。 |
outclk2 (トランスミッターとレシーバーの両方にパラレル・データ・レジスター用のコアクロックとして使用され、LVDS SERDES IPコアの ext_coreclock ポートに接続) |
VCO周波数 (phout[7:0] としてLVDS SERDES IPの ext_vcoph[7:0] ポートに接続) |
---|---|---|---|---|
Frequency | データレート |
データレート / シリアライゼーション係数 | データレート / シリアライゼーション係数 | データレート |
位相シフト | 180° |
[ ( デシリアライゼーション係数 – 1 ) / デシリアライゼーション係数 ] x 360° |
180 / シリアライゼーション係数 ( シリアライゼーション係数で除算した outclk0 位相シフト ) |
— |
デューティ・サイクル | 50% |
100 / シリアライゼーション係数 | 50% |
— |
パラメーター | outclk0 (LVDS SERDESレシーバーのext_fclk ポートにlvds_clk[0]として接続する ) |
outclk1 (loaden[0] としてLVDS SERDES IPレシーバーの ext_loaden[0] ポートに接続) ソフトCDRのレシーバーでは不要。 |
outclk4 (トランスミッターとレシーバーの両方にパラレル・データ・レジスター用のコアクロックとして使用され、LVDS SERDES IPコアの ext_coreclock ポートに接続) |
VCO 周波数 (phout[7:0] としてLVDS SERDES IPの ext_vcoph[7:0] ポートに接続) |
---|---|---|---|---|
outclk2 (LVDS SERDESトランスミッターのext_fclkポートにlvds_clk[1]として接続する ) |
outclk3 (loaden[1] としてLVDS SERDES IPトランスミッターの ext_loaden[1] ポートに接続) |
|||
周波数 | データレート |
データレート / シリアライゼーション係数 | データレート / シリアライゼーション係数 | データレート |
位相シフト | 180° |
[( デシリアライゼーション係数 – 1) / デシリアライゼーション係数 ] x 360° | 180 / シリアライゼーション係数 ( シリアライゼーション係数で除算した outclk0 位相シフト ) |
— |
デューティ・サイクル | 50% |
100 / シリアライゼーション係数 | 50% |
— |