インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル

エンベデッド・メモリー・ブロックはバイト・イネーブル・コントロールをサポートします。

  • バイト・イネーブル・コントロールは、データの特定のバイトのみが書き込まれるよう入力データをマスクします。書き込まれないバイトは以前に書き込まれた値を保持します。
  • 書き込みイネーブル (wren) 信号は、バイトイネーブル (byteena) 信号と共に RAM ブロック上の書き込み動作を制御します。デフォルトでは、byteena信号は High ( イネーブル ) となっており、書き込み動作はwren信号によってのみ制御されます。
  • バイト・イネーブル・レジスターはclearポートを有しません。
  • パリティービットを使用している場合、M20Kブロックでは、バイトイネーブル機能は 8 データ・ビットと 2 パリティー・ビットを制御します。MLAB では、バイトイネーブル機能は最も広いモードで 10 ビットすべてを制御します。
  • バイトイネーブルの動作は1ホット形式です。 byteena 信号のLSBはデータバスのLSBに対応します。
  • バイトイネーブルはアクティブ High です。