インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

3.4.1.1. 固定小数点演算の遅延レジスターの 2 セット

固定小数点演算の​​18 x 19モードで使用可能な、入力カスケードチェーンに沿った 2 つの遅延レジスターは、上位遅延レジスターと下位遅延レジスターになります。遅延レジスターは、36 ビット入力と 27 x 27 モードに加算する 18 x 19 乗算ではサポートされません。

図 28.  インテル® Cyclone® 10 GXデバイスにおける固定小数点演算18 x 19モードの可変精度 DSP ブロックの入力レジスター次の図は、データレジスターのみを表しています。コントロール信号のレジスターは図示されていません。


図 29.  インテル® Cyclone® 10 GXデバイスにおける固定小数点演算27 x 27モードの可変精度 DSP ブロックの入力レジスター次の図は、データレジスターのみを表しています。コントロール信号のレジスターは図示されていません。