インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

3.4. ブロック・アーキテクチャー

インテル® Cyclone® 10 GXの可変精度 DSP ブロックは次の要素で構成されています。

表 24.  ブロック・アーキテクチャー
DSP 実装 固定小数点演算 浮動小数点演算
ブロック・アーキテクチャー
  • 入力レジスターバンク
  • パイプライン・レジスター
  • プリアダー
  • 内部係数
  • 乗算器
  • 加算器
  • アキュムレーターとチェーンアウト加算器
  • シストリック・レジスター
  • ダブル累算レジスター
  • 出力レジスターバンク
  • 入力レジスターバンク
  • パイプライン・レジスター
  • 乗算器
  • 加算器
  • アキュムレーターとチェーンアウト加算器
  • 出力レジスターバンク

可変精度 DSP ブロックが固定小数点演算シストリック FIR モードでコンフィグレーションされない場合、両方のシストリック・レジスターがバイパスされます。

図 25.  インテル® Cyclone® 10 GXデバイスにおける固定小数点演算の可変精度 DSP ブロック・アーキテクチャー (18 x 19モード )


図 26.  インテル® Cyclone® 10 GXデバイスにおける固定小数点演算の可変精度 DSP ブロック・アーキテクチャー (27 x 27モード )


図 27.  インテル® Cyclone® 10 GXデバイスにおける浮動小数点演算の可変精度 DSP ブロック・アーキテクチャー