インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

7.3.4.1. FPP コンフィグレーション・タイミング

図 141. DCLK-to-DATA[] 比 = 1 の場合の FPP コンフィグレーション・タイミング波形この波形の開始は、ユーザーモードのデバイスを示しています。ユーザーモードでは、nCONFIGnSTATUS、およびCONF_DONEはロジック High レベルにあります。nCONFIGを Low にプルダウンすると、リコンフィグレーション・サイクルが開始されます。
図 142. DCLK-to-DATA[] 比 > 1 の場合の FPP コンフィグレーション・タイミング波形この波形の開始は、ユーザーモードのデバイスを示しています。ユーザーモードでは、nCONFIGnSTATUS、およびCONF_DONEはロジック High レベルにあります。nCONFIGを Low にプルダウンすると、リコンフィグレーション・サイクルが開始されます。