インテルのみ表示可能 — GUID: oub1493350371817
Ixiasoft
1. インテル® Cyclone® 10 GXデバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・ブロック
3. インテル® Cyclone® 10 GXデバイスにおける可変精度 DSP ブロック
4. インテル® Cyclone® 10 GXデバイスにおけるクロック・ネットワークおよび PLL
5. インテル® Cyclone® 10 GX デバイスにおけるI/Oと高速I/O
6. インテル® Cyclone® 10 GX デバイスにおける外部メモリー・インターフェイス
7. インテル® Cyclone® 10 GXデバイスのコンフィグレーション、デザインのセキュリティー、およびリモート・システム・アップグレード
8. インテル® Cyclone® 10 GXデバイスにおける SEUの緩和
9. インテル® Cyclone® 10 GXデバイスでのJTAGバウンダリー・スキャン・テスト
10. インテル® Cyclone® 10 GXデバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. インテル® Cyclone® デバイスにおけるエンベデッド・メモリーブロックの改訂履歴
5.1. インテル® Cyclone® 10 GX デバイスにおける I/O と差動 I/O バッファー
5.2. インテル® Cyclone® 10 GXデバイスにおける I/O 規格と電圧レベル
5.3. インテル® Cyclone® 10 GX デバイスにおけるインテルFPGA I/O IP コア
5.4. インテル® Cyclone® 10 GX デバイスにおける I/O リソース
5.5. インテル® Cyclone® 10 GX デバイスにおける I/O のアーキテクチャーと一般機能
5.6. インテル® Cyclone® 10 GX デバイスにおける高速ソース・シンクロナス SERDES および DPA
5.7. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の使用
5.8. デバイスにおけるI/Oと高速I/O
5.7.1. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : 最大 DC 電流制限
5.7.5. ガイドライン: LVDS SERDES IPコアのインスタンス化
5.7.6. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.7. ガイドライン : インテル® Cyclone® 10 GX GPIO 性能でのジッターへの高影響の最小化
5.7.8. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
6.1. インテル® Cyclone® 10 GX 外部メモリー・インターフェイス・ソリューションの主な特徴
6.2. インテル® Cyclone® 10 GXデバイスでサポートされるメモリー規格
6.3. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス幅
6.4. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスI/Oピン
6.5. インテル® Cyclone® 10 GX デバイスパッケージのメモリー・インターフェイスのサポート
6.6. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス
6.7. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスのアーキテクチャー
6.8. デバイスでの外部メモリー・インターフェイス
インテルのみ表示可能 — GUID: oub1493350371817
Ixiasoft
7.3.6. デバイス・コンフィグレーション・ピン
コンフィグレーション・ピンの概要
次の表は、 インテル® Cyclone® 10 GXコンフィグレーション・ピンとそれらの電源を示しています。
注: TDI、TMS、TCK、TDO、およびTRSTピンは、VCCPGM でパワーアップされます。
注: CLKUSR、 DEV_OE 、 DEV_CLRn 、 DATA[31..1] 、および DATA0 ピンは、コンフィグレーション時にはV CCPGM で、ユーザーI/O ピンとして使用する場合はピンが存在するバンクのV CCIO でパワーアップされます。
コンフィグレーション・ピン | コンフィギュレーション 手法 | 入力/出力 | ユーザー・モード | 電源供給元 |
---|---|---|---|---|
TDI | JTAG | 入力 | — | VCCPGM |
TMS | JTAG | 入力 | — | VCCPGM |
TCK | JTAG | 入力 | — | VCCPGM |
TDO | JTAG | 出力 | — | VCCPGM |
TRST | JTAG | 入力 | — | VCCPGM |
CLKUSR | オプション、すべてのモード | 入力 | I/O | VCCPGM / VCCIO 16 |
CRC_ERROR | オプション、すべてのモード | 出力 | I/O | VCCPGM /プル・アップ |
CONF_DONE | すべての手法 | 双方向 | — | VCCPGM /プル・アップ |
DCLK | FPP、PS | 入力 | — | VCCPGM |
AS | 出力 | — | VCCPGM | |
DEV_OE | オプション、すべてのモード | 入力 | I/O | VCCPGM / VCCIO 16 |
DEV_CLRn | オプション、すべてのモード | 入力 | I/O | VCCPGM / VCCIO 16 |
INIT_DONE | オプション、すべてのモード | 出力 | I/O | プル・アップ |
MSEL[2..0] | すべての手法 | 入力 | — | VCCPGM |
nSTATUS | すべての手法 | 双方向 | — | VCCPGM /プル・アップ |
nCE | すべての手法 | 入力 | — | VCCPGM |
nCEO | オプション、すべてのモード | 出力 | I/O | プル・アップ |
nCONFIG | すべての手法 | 入力 | — | VCCPGM |
DATA[31..1] | FPP | 入力 | I/O | VCCPGM / VCCIO 16 |
DATA0 | FPPおよびPS | 入力 | I/O | VCCPGM / VCCIO 16 |
nCSO[2:0] | AS | 出力 | — | VCCPGM |
nIO_PULLUP 17 | すべての手法 | 入力 | — | VCC |
AS_DATA[3..1] | AS | 双方向 | — | VCCPGM |
AS_DATA0 / ASDO | AS | 双方向 | — | VCCPGM |
17 nIO_PULLUPピンを VCC に接続する場合は、追加の電流が I/O ピンから引き出されるのを防ぐために、すべてのユーザー I/O ピンと兼用 I/O ピンがコンフィグレーションの前と最中ではロジック 0 になっていなければなりません。