インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

7.3.6. デバイス・コンフィグレーション・ピン

コンフィグレーション・ピンの概要

次の表は、 インテル® Cyclone® 10 GXコンフィグレーション・ピンとそれらの電源を示しています。

注: TDITMSTCKTDO、およびTRSTピンは、VCCPGM でパワーアップされます。
注: CLKUSR DEV_OE DEV_CLRn DATA[31..1] 、および DATA0 ピンは、コンフィグレーション時にはV CCPGM で、ユーザーI/O ピンとして使用する場合はピンが存在するバンクのV CCIO でパワーアップされます。
表 73.   インテル® Cyclone® 10 GXデバイスのコンフィギュレーション・ピンのまとめ
コンフィグレーション・ピン コンフィギュレーション 手法 入力/出力 ユーザー・モード 電源供給元
TDI JTAG 入力 VCCPGM
TMS JTAG 入力 VCCPGM
TCK JTAG 入力 VCCPGM
TDO JTAG 出力 VCCPGM
TRST JTAG 入力 VCCPGM
CLKUSR オプション、すべてのモード 入力 I/O VCCPGM / VCCIO 16
CRC_ERROR オプション、すべてのモード 出力 I/O VCCPGM /プル・アップ
CONF_DONE すべての手法 双方向 VCCPGM /プル・アップ
DCLK FPP、PS 入力 VCCPGM
AS 出力 VCCPGM
DEV_OE オプション、すべてのモード 入力 I/O VCCPGM / VCCIO 16
DEV_CLRn オプション、すべてのモード 入力 I/O VCCPGM / VCCIO 16
INIT_DONE オプション、すべてのモード 出力 I/O プル・アップ
MSEL[2..0] すべての手法 入力 VCCPGM
nSTATUS すべての手法 双方向 VCCPGM /プル・アップ
nCE すべての手法 入力 VCCPGM
nCEO オプション、すべてのモード 出力 I/O プル・アップ
nCONFIG すべての手法 入力 VCCPGM
DATA[31..1] FPP 入力 I/O VCCPGM / VCCIO 16
DATA0 FPPおよびPS 入力 I/O VCCPGM / VCCIO 16
nCSO[2:0] AS 出力 VCCPGM
nIO_PULLUP 17 すべての手法 入力 VCC
AS_DATA[3..1] AS 双方向 VCCPGM
AS_DATA0 / ASDO AS 双方向 VCCPGM
16 このピンは、コンフィグレーションの前と最中ではVCCPGM から電源が供給され、ユーザーモード中にユーザー I/O として使用されている場合は、VCCIO から電源が供給されます。
17 nIO_PULLUPピンを VCC に接続する場合は、追加の電流が I/O ピンから引き出されるのを防ぐために、すべてのユーザー I/O ピンと兼用 I/O ピンがコンフィグレーションの前と最中ではロジック 0 になっていなければなりません。