インテル® Cyclone® 10 GXコアファブリックおよび汎用I/Oハンドブック

ID 683775
日付 8/13/2021
Public
ドキュメント目次

5.5.3. インテル® Cyclone® 10 GX デバイスのプログラマブル IOE 機能

表 38.   インテル® Cyclone® 10 GXプログラマブルIOEの特長の設定およびアサインメント名
機能

Setting

条件

Quartus Prime プロ・エディション

アサインメント名

Slew Rate Control 0 ( 低速 )1 ( 高速 )。デフォルトは 1 です。 RS OCT機能を使用する場合はディセーブルされます。 スルーレート
I/O遅延 デバイス・データシートを参照してください。

INPUT_DELAY_CHAIN

OUTPUT_DELAY_CHAIN

オープンドレイン出力オプション オンとオフ。デフォルトはオフです。 AUTO_OPEN_DRAIN_PINS
Bus-Hold オンとオフ。デフォルトはオフです。 ウィーク・プルアップ抵抗機能を使用する場合はディスエーブルされます。 ENABLE_BUS_HOLD_CIRCUITRY
ウィークプルアップ抵抗 オンとオフ。デフォルトはオフです。 バス・ホールド機能を使用する場合はディセーブルされます。 WEAK_PULL_UP_RESISTOR
プリエンファシス 0(ディスエーブル)、1(イネーブル)。デフォルトは1 PROGRAMMABLE_PREEMPHASIS
差動出力電圧 0 (low), 1 (medium low), 2 (medium high), 3 (high). Default is 2. PROGRAMMABLE_VOD
表 39.   インテル® Cyclone® 10 GXプログラマブルIOEの特長I/O 規格およびバッファー・タイプのサポート
特長

標準 I/O 規格サポート

サポートするI/Oバッファー・タイプ
LVDS I/O 3 VI/O
スルー・レート・コントロール
  • 3.0-V LVTTL
  • 1.2 V1.5 V1.8 V、 と 3.0 V LVCMOS
  • SSTL-18SSTL-15SSTL-135SSTL-125、およびSSTL-12
  • 1.2 V1.5 V、 と 1.8 V HSTL
  • HSUL–12
  • POD12
  • SSTL-18SSTL-15SSTL-135SSTL-125、およびSSTL-12
  • ディファレンシャル 1.2 V1.5 V、 と 1.8 V HSTL
  • 差動HSUL-12
有効 あり
I/O遅延 有効 有効
オープンドレイン出力オプション
  • 3.0-V LVTTL
  • 1.2 V1.5 V1.8 V、 と 3.0 V LVCMOS
有効 有効
バス・ホールド 有効 有効
ウィーク・プルアップ抵抗 有効 有効
プリエンファシス
  • LVDS
  • RSDS
  • Mini-LVDS
  • LVPECL
  • 差動POD12
有効
差動出力電圧
  • LVDS
  • RSDS
  • Mini-LVDS
  • LVPECL
有効