インテルのみ表示可能 — GUID: asn1489412016150
Ixiasoft
1. インテル® Cyclone® 10 GXデバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・ブロック
3. インテル® Cyclone® 10 GXデバイスにおける可変精度 DSP ブロック
4. インテル® Cyclone® 10 GXデバイスにおけるクロック・ネットワークおよび PLL
5. インテル® Cyclone® 10 GX デバイスにおけるI/Oと高速I/O
6. インテル® Cyclone® 10 GX デバイスにおける外部メモリー・インターフェイス
7. インテル® Cyclone® 10 GXデバイスのコンフィグレーション、デザインのセキュリティー、およびリモート・システム・アップグレード
8. インテル® Cyclone® 10 GXデバイスにおける SEUの緩和
9. インテル® Cyclone® 10 GXデバイスでのJTAGバウンダリー・スキャン・テスト
10. インテル® Cyclone® 10 GXデバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. インテル® Cyclone® 10 GXデバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. インテル® Cyclone® デバイスにおけるエンベデッド・メモリーブロックの改訂履歴
5.1. インテル® Cyclone® 10 GX デバイスにおける I/O と差動 I/O バッファー
5.2. インテル® Cyclone® 10 GXデバイスにおける I/O 規格と電圧レベル
5.3. インテル® Cyclone® 10 GX デバイスにおけるインテルFPGA I/O IP コア
5.4. インテル® Cyclone® 10 GX デバイスにおける I/O リソース
5.5. インテル® Cyclone® 10 GX デバイスにおける I/O のアーキテクチャーと一般機能
5.6. インテル® Cyclone® 10 GX デバイスにおける高速ソース・シンクロナス SERDES および DPA
5.7. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の使用
5.8. デバイスにおけるI/Oと高速I/O
5.7.1. インテル® Cyclone® 10 GX デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : 最大 DC 電流制限
5.7.5. ガイドライン: LVDS SERDES IPコアのインスタンス化
5.7.6. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.7. ガイドライン : インテル® Cyclone® 10 GX GPIO 性能でのジッターへの高影響の最小化
5.7.8. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
6.1. インテル® Cyclone® 10 GX 外部メモリー・インターフェイス・ソリューションの主な特徴
6.2. インテル® Cyclone® 10 GXデバイスでサポートされるメモリー規格
6.3. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス幅
6.4. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスI/Oピン
6.5. インテル® Cyclone® 10 GX デバイスパッケージのメモリー・インターフェイスのサポート
6.6. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイス
6.7. インテル® Cyclone® 10 GX デバイスでの外部メモリー・インターフェイスのアーキテクチャー
6.8. デバイスでの外部メモリー・インターフェイス
インテルのみ表示可能 — GUID: asn1489412016150
Ixiasoft
5.5.3. インテル® Cyclone® 10 GX デバイスのプログラマブル IOE 機能
機能 | Setting |
条件 | Quartus Prime プロ・エディション アサインメント名 |
---|---|---|---|
Slew Rate Control | 0 ( 低速 )、1 ( 高速 )。デフォルトは 1 です。 | RS OCT機能を使用する場合はディセーブルされます。 | スルーレート |
I/O遅延 | デバイス・データシートを参照してください。 | — | INPUT_DELAY_CHAIN OUTPUT_DELAY_CHAIN |
オープンドレイン出力オプション | オンとオフ。デフォルトはオフです。 | — | AUTO_OPEN_DRAIN_PINS |
Bus-Hold | オンとオフ。デフォルトはオフです。 | ウィーク・プルアップ抵抗機能を使用する場合はディスエーブルされます。 | ENABLE_BUS_HOLD_CIRCUITRY |
ウィークプルアップ抵抗 | オンとオフ。デフォルトはオフです。 | バス・ホールド機能を使用する場合はディセーブルされます。 | WEAK_PULL_UP_RESISTOR |
プリエンファシス | 0(ディスエーブル)、1(イネーブル)。デフォルトは1 | — | PROGRAMMABLE_PREEMPHASIS |
差動出力電圧 | 0 (low), 1 (medium low), 2 (medium high), 3 (high). Default is 2. | — | PROGRAMMABLE_VOD |
特長 | 標準 I/O 規格サポート |
サポートするI/Oバッファー・タイプ | |
---|---|---|---|
LVDS I/O | 3 VI/O | ||
スルー・レート・コントロール |
|
有効 | あり |
I/O遅延 | 有効 | 有効 | |
オープンドレイン出力オプション |
|
有効 | 有効 |
バス・ホールド | 有効 | 有効 | |
ウィーク・プルアップ抵抗 | 有効 | 有効 | |
プリエンファシス |
|
有効 | — |
差動出力電圧 |
|
有効 | — |