インテルのみ表示可能 — GUID: mwh1410384891948
Ixiasoft
1. システム・デバッグ・ツールの概要
2. Signal Tapロジック・アナライザーを使用したデザインのデバッグ
3. Signal Probeを使用した迅速なデザイン検証
4. 外部ロジック・アナライザーを使用したインシステム・デバッグ
5. メモリーおよび定数のインシステム変更
6. In-System Sources and Probesを使用したデザインのデバッグ
7. System Consoleを使用したデザインの解析とデバッグ
8. Quartus® Primeプロ・エディションのユーザーガイド: デバッグツールのアーカイブ
A. Quartus® Primeプロ・エディションのユーザーガイド
2.1. Signal Tapロジック・アナライザーの概要
2.2. Signal Tapのデバッグフロー
2.3. ステップ1: Signal Tapロジック・アナライザーのプロジェクトへの追加
2.4. ステップ2: Signal Tapロジック・アナライザーのコンフィグレーション
2.5. ステップ3: デザインとSignal Tapインスタンスのコンパイル
2.6. ステップ4 :ターゲット・ハードウェアのプログラム
2.7. ステップ5: Signal Tapロジック・アナライザーの実行
2.8. ステップ6: キャプチャしたデータのSignal Tapでの解析
2.9. シミュレーション対応Signal Tap
2.10. その他のSignal Tapデバッグフロー
2.11. Signal Tapロジック・アナライザーのデザイン例
2.12. カスタム・ステートベースのトリガーフローの例
2.13. Signal Tapファイルのテンプレート
2.14. スタンドアロン・バージョンのSignal Tapの実行
2.15. Signal Tapスクリプティングのサポート
2.16. 複数のSignal Tapファイルのマージ
2.17. Signal Tapファイルのバージョンの互換性
2.18. Signal Tapロジック・アナライザーを使用したデザインのデバッグの改訂履歴
5.1. In-System Memory Content EditorをサポートするIPコア
5.2. In-System Memory Content Editorによるデバッグフロー
5.3. デザイン内インスタンスのランタイム修正のイネーブル
5.4. In-System Memory Content Editorを使用したデバイスのプログラミング
5.5. メモリー・インスタンスのISMCEへのロード
5.6. メモリー内の位置のモニタリング
5.7. Hex Editorを使用したメモリー内容の編集
5.8. メモリーファイルのインポートおよびエクスポート
5.9. 複数のデバイスへのアクセス
5.10. スクリプティング・サポート
5.11. メモリーおよび定数のインシステム変更の改訂履歴
7.1. System Consoleの概要
7.2. System Consoleの起動
7.3. System Console GUI
7.4. System Consoleでのツールキットの起動
7.5. System Consoleサービスの使用
7.6. On-Board インテル® FPGA ダウンロード・ケーブル IIのサポート
7.7. システム検証フローにおけるMATLAB*とSimulink*
7.8. System Consoleの例とチュートリアル
7.9. コマンドライン・モードでのSystem Consoleの実行
7.10. System Consoleコマンドの使用
7.11. ツールキットTclコマンドの使用
7.12. System Consoleを使用したデザインの解析とデバッグの改訂履歴
インテルのみ表示可能 — GUID: mwh1410384891948
Ixiasoft
4.2. ロジック・アナライザーの選択
Quartus® Prime開発ソフトウェアの次の2つの汎用オンチップ・デバッグツールは、デザインから多数のRTL信号をデバッグするためのものです。
- Signal Tapロジック・アナライザー
- 外部ロジック・アナライザー (インテルでサポートしているデバイスの内部信号への接続に Quartus® Prime LAI を使用します)
機能 | 説明 | 推奨ロジック・アナライザー |
---|---|---|
サンプル深度 | より広範囲のサンプル深度にアクセスできるのは、外部ロジック・アナライザーを使用した場合です。Signal Tapロジック・アナライザーの最大サンプル深度は128Kbに設定されており、これはデバイスの制約です。外部ロジック・アナライザーを使用すると、デバイスの制約がないため、より広範囲のサンプル深度が得られます。 | LAI |
タイミング問題のデバッグ | 外部ロジック・アナライザーを使用すると、「タイミング」モードへのアクセスができます。このモードでは、データの組み合わせストリームのデバッグが可能です。 | LAI |
パフォーマンス | 配置配線に使用できる配線リソースに限りがあることが多いのは、Signal Tapロジック・アナライザーをデザインで使用した場合です。外部ロジック・アナライザーの場合、追加ロジックは最小限のため、配置配線におけるリソースの制限がなくなります。 | LAI |
トリガー機能 | Signal Tapロジック・アナライザーのトリガー機能は、外部ロジック・アナライザーと互換性があります。 | LAIまたはSignal Tap |
出力ピンの使用 | Signal Tapロジック・アナライザーの使用には、追加の出力ピンは不要です。外部ロジック・アナライザーの使用には、追加の出力ピンが必要です。 | Signal Tap |
取得速度 | Signal Tapロジック・アナライザーでは、200MHzを超える速度でのデータ取得が可能です。外部ロジック・アナライザーと同じ取得速度が達成可能ですが、シグナル・インテグリティーに関する問題の考慮が必要です。 | Signal Tap |