Quartus® Primeプロ・エディションのユーザーガイド: デバッグツール

ID 683819
日付 7/08/2024
Public
ドキュメント目次

2.1.1. Signal Tapのハードウェアとソフトウェアの要件

Quartus® Prime開発デザイン・ソフトウェアのすべてのエディションには、Signal Tapロジック・アナライザーGUIおよびSignal Tap Logic Analyzer Intel® FPGA IPが含まれています。Signal Tapロジック・アナライザーは、スタンドアロン・アプリケーションとしても使用できます。

データ取得中、FPGAデバイスのメモリーブロックはキャプチャされたデータを格納し、その後、インテルFPGAイーサネット・ケーブルや インテル® FPGA ダウンロード・ケーブルなどのJTAG通信ケーブルを介してSignal Tapロジック・アナライザーにデータを転送します。

Signal Tapロジック・アナライザーでロジック解析を実行するには、次のハードウェアとソフトウェアが必要です。

  • Quartus® Prime開発ソフトウェアに含まれるSignal Tapロジック・アナライザー、またはSignal Tapロジック・アナライザー・スタンドアロン・ソフトウェアとスタンドアロンProgrammerソフトウェア
  • インテルFPGAダウンロード・ケーブルまたは通信ケーブル
  • インテル開発キット、またはテスト対象デバイスへのJTAG接続を備えた独自のデザインボード