AN 886: インテル® Agilex™ デバイスのデザイン・ガイドライン

ID 683634
日付 1/07/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

7.7. インテル® Hyperflex™ でのデザイン

表 95.   インテル® Hyperflex™ でのデザインのチェックリスト
番号 チェック欄 チェックリストの項目
1   インテル® Hyperflex™ 機能を使用してデザインを最適化し、パフォーマンスを向上させます。

インテル® Hyperflex™ コア・アーキテクチャーでのレジスターの追加は、インターコネクト配線とFPGA内の主要機能ブロックすべての入力の両方に対して行われます。このような追加レジスターはHyper-Registerと呼ばれ、従来のレジスターとは異なります。従来のレジスターは、アダプティブ・ロジック・モジュール (ALM) にのみ存在します。Hyper-Registerは、コア・パフォーマンスの大幅な向上の達成に役立ちます。

このパフォーマンスの向上を達成するためには、次のステップを使用して、デザインを最適化してください。
  1. Hyper-Retiming
  2. Hyper-Pipelining
  3. Hyper-Optimization

高性能デザインについて詳しくは、 インテル® FPGAテクニカル・トレーニングのウェブサイトを参照してください。