AN 886: インテル® Agilex™ デバイスのデザイン・ガイドライン

ID 683634
日付 1/07/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.1. 使用可能なHPS IPの評価

HPSアーキテクチャーでは、さまざまなペリフェラルが統合されています。それにより、ボードサイズが縮小し、システム内のパフォーマンスが向上します。ソフトIPをFPGAコア向けに評価する前に、FPGA I/Oを節約するために活用できるHPSペリフェラルを特定します。
  • EMAC
  • USBコントローラー
  • I2Cコントローラー
  • UART
  • SPIマスター・コントローラー
  • SPIスレーブ・コントローラー
  • GPIOインターフェイス

使用可能なHPS IPの評価について詳しくは、 インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル を参照してください。