AN 886: インテル® Agilex™ デバイスのデザイン・ガイドライン

ID 683634
日付 1/07/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.1.8.4.1. オプションのコンフィグレーション・ピン

表 66.  オプションのコンフィグレーション・ピンのチェックリスト
番号 チェック欄 チェックリストの項目
1   ボードデザインをプランニングし、オプションのコンフィグレーション・ピンを必要に応じてサポートできるようにします。

次のコンフィグレーション・ピンをオプションでイネーブルすることができます。

  • OSC_CLK_1 (使用する場合は、25MHz、100MHz、または125MHzのソースに接続してください。)
  • CONF_DONE
  • INIT_DONE
  • CVP_CONFDONE
  • SEU_ERROR
  • HPS_COLD_nRESET
  • Direct to Factory Image
  • nCATTRIP
注: インテル® Agilex™ デバイスでは、OSC_CLK_1 ピンをトランシーバーのキャリブレーション用リファレンス・クロックとして使用します。安定したフリー・ランニングのクロック入力をこのピンに供給してください。コンフィグレーション・ピンについて詳しくは インテル® Agilex™ デバイスファミリー・ピン接続ガイドライン を参照してください。

nCATTRIP

Catastrophic Trip (nCATTRIP) はオプションの信号で、未使用の SDM_IO ピンに割り当てることができます。nCATTRIP 信号は、イネーブルの場合、コア温度が125°Cを超えるとアサートされます。

重要: nCATTRIP 信号がアサートされたら、すぐにFPGAをパワーダウンして、デバイスへの恒久的な損傷を回避してください。
nCATTRIP 出力をイネーブルするには、 Configuration PIN GUIで 「USE nCATTRIP出力」 を選択し、プルダウンメニューから適切なSDM I/Oを割り当てます。
図 13.  nCATTRIP Configuration Pin

nCATTRIP およびその他のオプションのコンフィグレーション・ピンについて詳しくは、 インテル® Agilex™ デバイスファミリー・ピン接続ガイドラインセキュア・デバイス・マネージャー (SDM) のオプションの信号ピン のセクション、および インテル® Agilex™ パワー・マネジメント・ユーザーガイド を参照してください。

ガイドライン: デバイスのコンフィグレーションを行う前に、nCATTRIP 信号のプルアップの推奨事項に従っていることを確認し、誤ったサンプリングを回避してください。

表 67.  プルアップの推奨事項
nCATTRIP SDM_IO 割り当てオプション 内部プルアップまたはプルダウン 外部プルアップの推奨事項
1 -7、9 -15 20kΩ プルアップ 不要
0、8、16 20kΩ プルダウン 4.7kΩ を VCCIO_SDM に接続