インテルのみ表示可能 — GUID: yhc1557106865879
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. 使用アプリケーション向けオペレーティング・システムの選択
9.8. Linux*用のソフトウェア開発プラットフォームのアセンブル
9.9. パートナーOSまたはRTOS用のソフトウェア開発プラットフォームのアセンブル
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストおよび検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: yhc1557106865879
Ixiasoft
6.3.2.4. I/O終端
番号 | チェック欄 | チェックリストの項目 |
---|---|---|
1 | 終端とインピーダンスの整合を確認します。これは、選択したI/O規格、特に電圧リファレンス形式の規格に対して行います。 |
電圧リファレンス形式のI/O規格では、VREF と終端電圧 (VTT) の両方が必要です。受信デバイスのリファレンス電圧は、送信デバイスの終端電圧に追従します。電圧リファレンス形式の各I/O規格には、固有の終端設定が必要です。
シングルエンド非電圧リファレンス形式のI/O規格では終端は不要ですが、インピーダンス整合がリフレクションの低減とシグナル・インテグリティーの向上のために必要です。
インテル® Agilex™ のオンチップシリーズおよびパラレル終端では、外付けコンポーネントが不要になる利便性があります。また、外部プルアップ抵抗を使用して、SSTLやHSTLなどの電圧リファレンス形式I/O規格を終端させることもできます。
差動I/O規格では、一般的にレシーバーの2つの信号間に終端抵抗が必要です。終端抵抗は、信号ラインの差動負荷インピーダンスと一致させてください。 インテル® Agilex™ デバイスでは、真の差動シグナリングを使用する場合にオプションのオンチップ差動抵抗が提供されます。