AN 886: インテル® Agilex™ デバイスのデザイン・ガイドライン

ID 683634
日付 1/07/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

5.2.2.3.4. インテル® Agilex™ I/O機能

表 33.   インテル® Agilex™ I/O機能のチェックリスト
番号 チェック欄 チェックリストの項目
1   I/Oインターフェイスに役立つデバイスのI/O機能で使用可能なものを確認します (スルーレート、I/O遅延、オープンドレイン、バスホールド、プログラマブル・プルアップ抵抗、 PCI* クランプダイオード、プログラマブル・プリエンファシス、VOD など)。
2   オンチップ終端 (OCT) 機能を検討し、ボードスペースを節約します。
3   必要な終端方式が、すべてのピン位置に対してサポートされていることを確認します。
4   DPA、非DPAまたはソフトCDRの適切なモードを高速LVDS SERDESインターフェイス用に選択します。

詳しくは、 インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド インテル® Agilex™ LVDS SERDESのデザイン・ガイドライン のセクションを参照してください。

インテル® Agilex™ の双方向I/Oエレメント (IOE) 機能では、迅速なシステム統合をサポートすると同時に、内部ロジック能力とシステムレベルのパフォーマンスを最大限にするために必要な高帯域幅を提供しています。デバイス・インターフェイスの高度な機能では、デバイスとの高速データ転送を支援し、PCBの複雑性とコストを低減します。

インテルでは、IBISまたはSPICEシミュレーションを実行して、デザイン設定を最適化することをお勧めします。