AN 886: インテル® Agilex™ デバイスのデザイン・ガイドライン

ID 683634
日付 1/07/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

5.1.3.3. HPSクロック、リセット、PoRのピン機能および接続

HPSクロックピンおよびオプションのリセットピンには、特定の機能動作および要件があります。これについて考慮する必要があるのは、ボードレベルのリセットロジックおよび回路のプランニングおよびデザインを行うときです。

ガイドライン: HPSクロック入力のピン位置を選択します。

HPS_OSC_CLK の配置は、HPS Dedicated I/O Bank内の任意の場所にできます。HPS プラットフォーム・デザイナー・コンポーネントを使用して、HPS_OSC_CLK のピンを選択し、このバンクに割り当てられた他のHPSペリフェラルI/Oの位置との互換性を確認します。

ガイドライン: nCONFIG および HPS_COLD_nRESET の最小アサート時間仕様を確認します。

nCONFIG および HPS_COLD_nRESET ピンをアサートしてください。最小時間は、 インテル® Agilex™ デバイスファミリー・ピン接続ガイドライン のHPSのセクションの指定に従います。

ガイドライン: HPS_COLD_nRESET は、SDM QSPIリセットに接続しないでください。

HPS_COLD_nRESET は双方向ピンです。このピンをSDMに入力し、HPSおよびそのペリフェラルへのコールドリセット手順を開始します。HPS_COLD_nRESET 出力を使用して、ボード上にあるほかのデバイスのうち、HPSのリセット時にリセットすべきデバイスをリセットします。ただし、SDMによるQSPIのリセット処理は、ソフトウェアを介して行われます。HPS_COLD_nRESET をSDM QSPIリセットに接続すると、システムの動作が未定義になる場合があります。