AN 886: インテル® Agilex™ デバイスのデザイン・ガイドライン

ID 683634
日付 1/07/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.2.1. IPコア

表 6.  IPコアのチェックリスト
番号 チェック欄 チェックリストの項目
1   インテル® Quartus® Primeプロ・エディションの一部であるIPパラメーター・エディターを使用して、IPコアのコンフィグレーションおよび評価を行います。

インテルで提供しているパラメーター化が可能なIPコアは、インテルデバイスのアーキテクチャー向けに最適化されています。独自のロジックをコーディングする代わりにIPコアを使用すると、デザイン時間を短縮できます。さらに、インテルで提供しているIPコアにより、論理合成とデバイス実装が効率化されます。IPコアのサイズをスケーリングし、パラメーターを使用してさまざまなオプションを設定できます。IPコアには、パラメーター化されたモジュール (LPM) のライブラリーとインテルデバイス固有のIPコアが含まれています。インテルおよびサードパーティーのIPコアおよびリファレンス・デザインを利用して、デザイン時間を短縮することもできます。 インテル® Quartus® Prime IPカタログのユーザー・インターフェイスによってIPコアをカスタマイズすることができます。パラメーター・エディターを使用してIPコア・パラメーターをビルドまたは変更し、すべてのポートとパラメーターを正しく設定する必要があります。

詳しくは、Introduction to Intel FPGA IP Cores を参照してください。