AN 886: インテル® Agilex™ デバイスのデザイン・ガイドライン

ID 683634
日付 1/07/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

5.2.2.1. FPGAピン・アサインメントの作成

表 28.  FPGAピン・アサインメントの作成のチェックリスト
番号 チェック欄 チェックリストの項目
1   インテル® Quartus® Prime Pin Plannerを使用してピン割り当てを行います。
2   インテル® Quartus® Prime Fitterのメッセージおよびレポートを使用してピン割り当てをサインオフします。
3   インテル® Quartus® Primeのピン・アサインメントが、スケマティック・ツールおよびボード・レイアウト・ツールのピン・アサインメントと一致していることを確認します。
4   インターフェイス・プランナーを使用してインターフェイスおよびデバイス・ペリフェラルをプランニングします。デザインの合成後、インターフェイス・プランナーを使用して、正当なデバイス・フロアプランを迅速に定義します。インターフェイス・プランナーを使用したプランニングには、インターフェイス・プランナーの初期化、プロジェクト割り当ての調整、ペリフェラル要素とクロックの配置、プラン制約の インテル® Quartus® Primeプロジェクトへのエクスポートなどが含まれます。

インテル® Quartus® Prime Pin PlannerのGUIを使用して、I/Oバンク、VREF グループ、および差動ピンのペアを特定し、I/Oプランニング・プロセスに役立てることができます。Pin Plannerスプレッドシートのインターフェイスを右クリックし、Pin Finderをクリックして特定のピンを検索します。移行デバイスが選択されている場合、Pin Migrationビューでは、移行デバイスで機能を変更するピンを強調表示して、現在選択されているデバイスと比較します。

スプレッドシートをデザインフローで普段から使用している場合は、必要に応じて、Microsoft Excelスプレッドシートを インテル® Quartus® Prime開発ソフトウェアにインポートして、I/Oプランニング・プロセスを開始することができます。すべてのピンが割り当てられている場合は、I/Oアサインメントを含むスプレッドシート互換 (.csv) ファイルをエクスポートすることもできます。

デザインを インテル® Quartus® Prime開発ソフトウェアでコンパイルする場合、FitterのI/O Assignment Analysisでは、割り当てがすべてのデバイス要件を満たしていることを検証し、問題があればメッセージを生成します。

ここで インテル® Quartus® Primeの設計者は、ピン位置情報をPCB設計者に渡すことができます。 インテル® Quartus® Prime開発ソフトウェアとスケマティック・ツールおよびボード・レイアウト・ツールとの間のピン割り当てを一致させて、配置されたボード上でデザインが正しく機能することを確認することが必要です。これは、ピン配置の変更が必要な場合は必須です。Pin Plannerは、特定のPCBデザインEDAツールと統合されているため、EDAツールからピン位置の変更を読み出し、提案された変更を確認することができます。デザインをコンパイルすると、 インテル® Quartus® Prime開発ソフトウェアでは .pin ファイルを生成します。このファイルを使用して、各ピンがボード・スケマティックで正しく接続されていることを確認することができます。