エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

30.5.8. Component Configuration 1レジスター

ビット 名称 説明
0 BURST_ENABLE バースト転送を示します。
  • 0: バーストモードは無効です
  • 1: バーストモードが有効です
1 BURST_WRAPPING_SUPPORT バーストラップのサポートを示します。
  • 0: バーストラップは無効です
  • 1: バーストラップが有効です
2 CHANNEL_ENABLE データ・ストリーミング・インターフェイスでのチャネルサポートを示します。
  • 0: チャネルサポートは無効です
  • 1: チャネルサポートが有効です
5:3 CHANNEL_WIDTH データ・ストリーミング・インターフェイスで使用されるチャネル数を示します。チャネル数は、CHANNEL_WIDTH + 1です。
  • 0: 1チャネル
  • 1: 2チャネル
  • 2: 3チャネル
  • ...
  • 7: 8チャネル
9:6 DATA_FIFO_DEPTH 内部データパスのFIFOの深さを示します。データパスのFIFOの深さは、2(DATA_FIFO_DEPTH + 4) です。
  • 0: 深さ16
  • 1: 深さ32
  • 2: 深さ64
  • ...
  • 8: 深さ4096
  • 9から15: 予約済み
12:10 DATA_WIDTH データパスの幅を示します。データパスの幅は、2(DATA_WIDTH + 3) です。
  • 0: 幅8
  • 1: 幅16
  • 2: 幅32
  • ...
  • 7: 幅1024
15:13 DESCRIPTOR_FIFO_DEPTH 記述子FIFOの深さを示します。記述子FIFOの深さは2(DESCRIPTOR_FIFO_DEPTH + 3) です。
  • 0: 幅8
  • 1: 幅16
  • 2: 幅32
  • ...
  • 7: 幅1024
17:16 DMA_MODE 転送モードを示します。
  • 0: Memory-Mapped to Memory-Mapped
  • 1: Memory-Mapped to Streaming
  • 2: Streaming to Memory-Mapped
  • 3: 予約済み
18 ENHANCED_FEATURES 拡張機能のサポートを示します。
  • 0: 拡張機能は無効です
  • 1: 拡張機能が有効です
19 ERROR_ENABLE データ・ストリーミング・インターフェイスでのエラーサポートを示します。
  • 0: エラーサポートは無効です
  • 1: エラーサポートが有効です
22:20 ERROR_WIDTH データ・ストリーミング・インターフェイスのエラーラインの数を示します。エラーラインの数は、ERROR_WIDTH + 1です。
  • 0: 1つのエラーライン
  • 1: 2つのエラーライン
  • 2: 3つのエラーライン
  • ...
  • 7: 8つのエラーライン
26:23 MAX_BURST_COUNT 最大のバーストカウントを示します。最大バーストカウントは、2(MAX_BURST_COUNT + 1) です。
  • 0: バーストカウント2
  • 1: バーストカウント4
  • 2: バーストカウント8
  • ...
  • 9: バーストカウント1024
  • 10から15: 予約済み
31:27 MAX_BYTE 最大の転送長を示します。最大転送長は、2(MAX_BYTE + 10) です。
  • 0: 転送長1024
  • 1: 転送長2048
  • 2: 転送長4096
  • ...
  • 21: 転送長2147483648