エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

47.5. システム例

次の例は、 Avalon® -MM DDR Memory Half-Rate Bridgeコアをシステムで接続する手順の概略を示しています。この例では、プラットフォーム・デザイナーのGUIに精通していることを前提としています。

  1. Nios® II Processorをシステムに追加します。
  2. DDR2 SDRAM High-Performance Controllerを追加し、full-rateモードにコンフィグレーションします。
  3. Avalon® -MM DDR Memory Half-Rate Bridgeをシステムに追加します。
  4. Avalon® -MM DDR Memory Half-Rate Bridgeのパラメーターをメモリー・コントローラーに基づきコンフィグレーションします。例えば、32MバイトのDDRメモリー・コントローラーがフルレートモードで8つのDQピンを備える場合 (図 135 参照)、パラメーターを次のように設定する必要があります。
    • Data Width = 16

      8つのDQピンを備えるメモリー・コントローラーの場合、ローカル・インターフェイス幅は16ビットです。ローカル・インターフェイス幅とデータ幅は同じにする必要があるため、データ幅は16ビットに設定されます。

    • Address Width = 25

    メモリー容量が32Mバイトの場合、バイトアドレスは25ビットです。ブリッジのマスターアドレスはバイトでアライメントされるため、アドレス幅は25ビットに設定されます。

  5. altmemddr_auxhalfをHalf-Rate Bridgeのスレーブ・クロック・インターフェイス (clk_s1) に接続します。
  6. altmemddr_sysclkをHalf-Rate Bridgeのマスター・クロック・インターフェイス (clk_m1) に接続します。
  7. Nios® IIプロセッサーとメモリー・コントローラー間のすべての接続を削除します (存在する場合)。
  8. Avalon® -MM DDR Memory Half-Rate Bridgeのマスター・インターフェイス (m1) をメモリー・コントローラーのスレーブ・インターフェイスに接続します。
  9. Avalon® -MM DDR Memory Half-Rate Bridgeのスレーブ・インターフェイス (s1) を Nios® IIプロセッサーのdata_masterインターフェイスに接続します。
  10. altmemddr_auxhalf Nios® IIプロセッサーのクロック・インターフェイスに接続します。