エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

23.2. 機能の説明

図 72. インターバル・タイマー・コアのブロック図

インターバル・タイマー・コアには、ユーザーに表示される2つの機能があります。

  • Avalon® Memory-Mapped ( Avalon® -MM) インターフェイスは、6つの16ビット・レジスターへのアクセスを提供します
  • オプションのパルス出力は、周期パルス・ジェネレーターとして使用することができます

    すべてのレジスターは16ビット幅です。よって、コアは16ビットおよび32ビットのプロセッサーと互換性があります。特定のレジスターは、特定のコンフィグレーションにおけるハードウェアにのみ存在します。例えば、コアが固定周期でコンフィグレーションされている場合、周期レジスターはハードウェアに存在しません。

    次のシーケンスは、インターバル・タイマー・コアの基本的な動作を示しています。

  • Avalon® -MMマスター・ペリフェラル ( Nios® IIプロセッサーなど) は、コアのcontrolレジスターに書き込み、次のタスクを実行します。
    • タイマーの開始および停止
    • IRQを有効化/無効化
    • 1回のカウントダウンまたは連続カウントダウンのモードを指定
  • プロセッサーはstatusレジスターを読み出し、現在のタイマーのアクティビティーに関する情報を取得します。
  • プロセッサーは周期レジスターに値を書き込むことにより、タイマーの周期を指定することができます。
  • 内部カウンターは0までカウントダウンします。0に達すると、周期レジスターからすぐにリロードされます。
  • プロセッサーでは、現在のカウンター値を読み取ることができます。これは、最初にスナップレジスターの1つに書き込みを行いカウンターのコヒーレント・スナップショットを要求し、次にスナップレジスターを読み出し完全な値を取得することによって行います。
  • カウントが0に達すると、次のうちの1つもしくは複数のイベントがトリガーされます。
    • IRQが有効になっている場合は、IRQが生成されます。
    • オプションのパルス・ジェネレーター出力が1クロック周期アサートされます。
    • オプションのウォッチドッグ出力でシステムをリセットします。