エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

32.7.3. 有効な信号ウィンドウの見積もり

このセクションでは、有効な信号ウィンドウの位置と期間を見積もる方法について説明します。この見積もりには、SDRAMのデータシートに記載されているタイミング・パラメーターと、 インテル® Quartus® Prime開発ソフトウェアのコンパイルレポートを使用します。ウィンドウが特定されたら、PLLを調整し、SDRAMクロックエッジがウィンドウの中央で確実に発生するようにします。

ウィンドウの計算は2段階のプロセスです。まず、SDRAMクロックがコントローラー・クロックから遅延可能な時間量を特定します。次に、先行可能な時間量を特定します。最大の遅延値と先行値を特定後、それらの中間点を計算します。

この計算では、単なる推定値がもたらされます。次に示されている遅延もまた、適切なPLLの調整に影響する可能性がありますが、この計算では考慮されません。

  • プリント回路基板上の遅延による信号スキュー — この計算では、0スキューを想定しています。
  • PLLクロック出力ノードから出力先までの遅延 — この計算では、PLL SDRAMクロック出力ノードからピンまでの遅延が、PLLコントローラー・クロックの出力ノードからSDRAMコントローラーのクロック入力までの遅延と同じであると想定しています。これらのクロック遅延が大幅に異なる場合は、ウィンドウの計算でその位相シフトを考慮する必要があります。

    遅延はコントローラー・クロックに対する負の時間シフトであり、先行は正の時間シフトです。SDRAMクロックは、コントローラー・クロックに対して読み出しサイクルの最大遅延と書き込みサイクルの最大遅延の小さいほうの値分、遅延することが可能です。つまり、最大遅延 = 最小 (読み出し遅延、書き込み遅延) です。同様に、SDRAMクロックは、読み出しサイクルまたは書き込みサイクルの最大先行時間の小さいほうの値分、先行することが可能です。つまり、最大先行時間 = 最小 (読み出し先行時間、書き込み先行時間) です。

図 100. SDRAMクロックの最大遅延の計算
図 101. SDRAMクロックの最大先行時間の計算