エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

42.2.2. パラメーター

以降のセクションでは、IPパラメーター・エディターで選択可能なオプションを示します。

機能に関するパラメーター

マルチプレクサーには、次のオプションをコンフィグレーションすることができます。

  • Number of Input Ports - マルチプレクサーがサポートする入力インターフェイス数。有効な値は2から16です。
  • Scheduling Size (Cycles) - 次のチャネルに移る前に単一のチャネルから送信されるサイクル数。
  • Use Packet Scheduling - このオプションがオンになっている場合、マルチプレクサーは、選択されている入力インターフェイスをパケット境界でのみ切り替えます。したがって、出力インターフェイス上のパケットはインターリーブされません。
  • Use high bits to indicate source port - このオプションがオンになっている場合、出力チャネル信号の上位ビットを使用し、データの送信元の入力インターフェイスを示します。例えば、入力インターフェイスに4ビットのチャネル信号があり、マルチプレクサーに4つの入力インターフェイスがある場合、出力インターフェイスには6ビットのチャネル信号が含まれます。このパラメーターがTrueの場合、出力チャネル信号のビット[5:4] はデータの送信元の入力インターフェイスを示し、ビット[3:0] は入力インターフェイスで提供されたチャネルビットです。

出力インターフェイス

出力インターフェイスでは、次のオプションをコンフィグレーションすることができます。

  • Data Bits Per Symbol - 入力インターフェイスと出力インターフェイスのシンボルあたりのビット数。有効な値は1から32ビットです。
  • Data Symbols Per Beat - ビート (転送) あたりで転送されるシンボル (ワード) 数。有効な値は1から32です。
  • Include Packet Support - パケット転送がサポートされるかを示します。パケットサポートには、startofpacketendofpacket、およびempty信号が含まれます。
  • Channel Signal Width (bits) - 入力インターフェイスのchannel信号に使用されるビット数。値0は、入力インターフェイスにチャネルがないことを示します。値4は、最大16チャネルが同じ入力インターフェイスを共有することを示します。入力チャネルの幅は0から31ビットにすることができます。値0は、オプションのchannel信号が使用されないことを意味します。
  • Error Signal Width (bits) - 入力インターフェイスと出力インターフェイスのerror信号の幅です。値0は、error信号が使用されないことを意味します。