エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

11.4.1.2. ioctl() の操作

UARTドライバーはioctl() 関数をサポートするため、HALベースのプログラムでデバイス固有の操作を要求することができます。次の表は、UARTドライバーがサポートする操作要求を定義しています。

表 94.  UARTのioctl() 操作
要求 説明
TIOCEXCL 排他的アクセスにデバイスをロックします。このデバイスに対する以降のopen() 呼び出しは、このファイル記述子が閉じられるまで、もしくはTIOCNXCL ioctl要求を使用してロックが解除されるまで失敗します。この要求を成功させるには、このデバイスに他のファイル記述子が存在してはいけません。パラメーターのargは無視されます。
TIOCNXCL 前の排他的アクセスロックを解除します。パラメーターのargは無視されます。

追加の操作要求は、高速ドライバーに対してのみオプションで利用可能です。詳しくは、高速ドライバー専用のオプションのUART ioctl() 操作の表で説明されています。プログラムでこれらの操作を有効にするには、プリプロセッサー・オプションの-DALTERA_AVALON_UART_USE_IOCTLを設定する必要があります。

表 95.  高速ドライバー専用のオプションのUART ioctl() 操作
要求 説明
TIOCMGET 入力termios構造の内容を入力することにより、デバイスの現在のコンフィグレーションを返します。この構造体へのポインターは、optパラメーターの値として提供されます。
TIOCMSET 入力termios構造に含まれている値に基づきデバイスのコンフィグレーションを設定します。この構造体へのポインターは、argパラメーターの値として提供されます。
注: termios構造は、Newlib C標準ライブラリーで定義されています。この定義は、ファイル <Nios II EDSインストール・パス>/components/altera_hal/HAL/inc/sys/termios.hにあります。

Ioctl() 関数の詳細に関しては、Nios II Software Developer's Handbookを参照してください。