エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

40.2. 機能の説明

システムIDコアは読み取り専用の Avalon® Memory-Mapped ( Avalon® -MM) スレーブ・インターフェイスを提供します。次の表に示すように、このインターフェイスには2つの32ビット・レジスターがあります。各レジスターの値はシステム生成時に決定され、常に定数値を返します。
表 419.  システムIDコアのレジスターマップ
オフセット レジスター名 R/W 説明
0 id R プラットフォーム・デザイナー・システムの内容に基づく一意の32ビット値。idはチェックサム値に類似しています。使用するコンポーネント、およびコンフィグレーション・オプションのいずれかもしくは両方が異なるプラットフォーム・デザイナー・システムでは、異なるID値が生成されます。
1 timestamp R システム生成時間に基づく一意の32ビット値。この値は、1970年1月1日からの秒数に相当します。

次の2つの基本的な方法にシステムIDコアは使用されます。

  • 新しいソフトウェアをシステムにダウンロードする前にシステムIDを確認します。この方法は、 Nios® II統合開発環境 (IDE) などのソフトウェア開発ツールで使用されます。異なるハードウェアに対してプログラムがコンパイルされている場合、ターゲット・ハードウェア・システムにプログラムをダウンロードしてもほとんど意味はありません。したがって、 Nios® II IDEは、プログラムをダウンロードして実行またはデバッグを行う前に、ハードウェアのシステムIDコアがソフトウェアの想定されているシステムIDと一致することを確認します。
  • リセット後にシステムIDを確認します。想定されているプラットフォーム・デザイナー・システムとは異なるハードウェアでプログラムが実行されると、プログラム全体が機能しない可能性があります。プログラムがクラッシュしていない場合でも、動作にわずかな誤りが発生する可能性があり、そのデバッグは困難です。これを防ぐため、プログラムでは、想定されているシステムIDをシステムIDコアと比較し、それらが一致しない場合はエラーを報告することができます。