エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

10.4.1. rbr_thr_dll

識別子 名称 オフセット アクセス リセット値 説明
rbr_thr_dll Rx Buffer、Tx Holding、Divisor Latch Low 0x0 RW 0x0000000 これは多機能レジスターです。このレジスターでは送受信データを保持し、ボーレート除数の最下位8ビットを制御します。
注: Rx BufferレジスターとTx Holdingレジスターは9ビットを使用します。Divisor Latch Lowは8ビットのみを使用します。
ビットフィールド
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
  rbr_thr_dll
表 75.  rbr_thr_dllのフィールド
ビット 名称/識別子 説明 アクセス リセット
[31:8] - 予約済み R 0x0
[7:0] rbr_thr_dll
  • Receive Buffer Register

    このレジスターには、シリアル入力ポート (sin) で受信したデータバイトが含まれます。このレジスター内のデータは、Data Ready (LSR[0]) が1に設定されている場合にのみ有効です。FIFOが無効になっている (FCR[0] が0にクリアされている) 場合は、次のデータが到着する前にRBRのデータを読み出す必要があります。これに従わない場合は、データが上書きされ、オーバーラン・エラーが発生します。FIFOが有効になっている (FCR[0] が1に設定されている) 場合、このレジスターは受信FIFOの先頭にアクセスします。受信FIFOがフルであり、次のデータ文字が到着する前にこのレジスターが読み出されない場合は、すでにFIFOに格納されているデータが維持され、到着するデータはいずれも損失します。また、オーバーラン・エラーが発生します。

  • Transmit Holding Register

    このレジスターには、シリアル出力ポート (sout) で送信されるデータが含まれます。データは、THR Emptyビット (LSR[5]) が1に設定されている場合にのみTHRに書き込む必要があります。FIFOが無効 (FCR[0] が0に設定されている) で、THREが1に設定されている場合、THRに1つの文字を書き込むと、THREはクリアされます。THREが再度設定される前にTHRにさらに書き込みを行うと、THRのデータは上書きされます。FIFOが有効になっている (FCR[0] が1に設定されている) 場合に、THREが設定されると、FIFOは事前に設定されている深さ (FIFO_DEPTH) まで満たすことができます。FIFOがフルの場合にデータの書き込みを試みると、書き込みデータは損失します。

  • Divisor Latch Low

    このレジスターは、UARTのボーレート除数を含む16ビットの読み出し/書き込みDivisor Latchレジスターの下位8ビットを構成します。このレジスターには、DLABビット (LCR[7]) が1に設定されている場合にのみアクセス可能です。出力ボーレートは、システムクロック (clk) の周波数をボーレート除数の16倍の値で割った値と等しくなります。計算式は次のとおりです。

    ボーレート = (システムクロック周波数) / (16 × 除数)

    注: Divisor Latchレジスター (DLL とDLH) を0に設定すると、ボークロックが無効になり、シリアル通信が発生しなくなります。また、DLLを設定すると、データを送信または受信する前に少なくとも8システム・クロック・サイクルが経過するまで待機する必要があります。
RW 0x00