エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

24.3.2. インターフェイスのパラメーター

以降のセクションは、入力インターフェイスと出力インターフェイスのオプションについてまとめています。

入力

利用可能な入力インターフェイスは、 Avalon® Memory-Mappedインターフェイス の書き込みスレーブと Avalon® Streamingインターフェイス のシンクです。

出力

利用可能な出力インターフェイスは、 Avalon® Memory-Mappedインターフェイス の読み出しスレーブと Avalon® Streamingインターフェイス のソースです。

バックプレッシャーの許可

Allow backpressureがオンになっている場合、 Avalon® Memory-Mappedインターフェイスにはwaitrequest信号が含まれ、それによってマスターによるフルのFIFOバッファーへの書き込みや空のFIFOバッファーからの読み出しを防ぎます。 Avalon® Streamingインターフェイスにはready信号およびvalid信号が含まれ、それによってアンダーフロー状態やオーバーフロー状態を防ぎます。

Avalon® Memory-Mappedインターフェイスのポートの設定

有効なData widthsは8、16、および32ビットです。

Avalon® Memory-Mappedインターフェイスが一方のインターフェイスに選択され、もう一方に Avalon® Streamingインターフェイスが選択されている場合、データ幅は32ビットで固定されます。

Avalon® Memory-Mappedインターフェイスは、一度に4バイトのデータにアクセスします。32ビット以外のデータ幅の場合は、オーバーフローおよびアンダーフローの可能性に注意してください。

Avalon® Streamingインターフェイスのポートの設定

次のパラメーターにより、 Avalon® Streamingインターフェイスの1つまたは複数のポートのサイズとエラー処理を指定することができます。

  • Bits per symbol
  • Symbols per beat
  • Channel width
  • Error width

    シンボルのサイズが2の累乗ではない場合は、次の2の累乗に切り上げられます。例えば、bits per symbolが10の場合、シンボルは16ビットのメモリー位置にマッピングされます。10ビットのシンボルの場合、symbols per beatの最大数は2になります。

    Enable packet dataは、パケット送信オプションを提供します。