インテルのみ表示可能 — GUID: lro1402413636639
Ixiasoft
インテルのみ表示可能 — GUID: lro1402413636639
Ixiasoft
48.6.1.3. インターフェイス信号
インターフェイス名: peri_clock 説明: ペリフェラル・クロック・インターフェイス。このインターフェイスは、選択されているデバイスが Arria® Vまたは Cyclone® Vの場合にのみ存在します。 |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
clk | 1 | 入力 | Avalon® -MMスレーブ・インターフェイスに使用されるペリフェラル・クロック・ソース |
インターフェイス名: peri_reset 説明: ペリフェラル・リセット・インターフェイス。このインターフェイスは、選択されているデバイスが Arria® Vまたは Cyclone® Vの場合にのみ存在します。 |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
rst_n | 1 | 入力 | アクティブLowのペリフェラル非同期リセットソース。 Avalon® -MMスレーブ・インターフェイスのリセットに使用されます。 この信号は非同期でアサートされ、同期してデアサートされます。同期デアサートは、このコアの外部で提供する必要があります。 |
インターフェイス名: avalon_slave 説明: このインターフェイスは、選択されているデバイスが Arria® Vまたは Cyclone® Vの場合にのみ存在します。 |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
addr | 1 | 入力 | Avalon® -MMアドレスバス38 |
read | 1 | 入力 | Avalon® -MM読み出し制御 |
write | 1 | 入力 | Avalon® -MM書き込み制御 |
writedata | 32 | 入力 | Avalon® -MM書き込みデータバス |
readdata | 32 | 出力 | Avalon® -MM読み出しデータバス |
インターフェイス名: emac 説明: HPS EMACインターフェイスに接続されるコンジット・インターフェイス |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
phy_txd_o | 8 | 入力 | HPSからのGMII/MII送信データ |
phy_txen_o | 1 | 入力 | HPSからのGMII/MII送信イネーブル |
phy_txer_o | 1 | 入力 | HPSからのGMII/MII送信エラー |
phy_rxdv_i | 1 | 出力 | HPSへのGMII/MII受信データのValid |
phy_rxer_i | 1 | 出力 | HPSへのGMII/MII受信データエラー |
phy_rxd_i | 8 | 出力 | HPSへのGMII/MII受信データ |
phy_col_i | 1 | 出力 | HPSへのGMII/MII衝突検出 |
phy_crs_i | 1 | 出力 | HPSへのGMII/MIIキャリアセンス |
phy_mac_speed_o | 2 | 入力 | HPSからのMAC速度通知39 |
mdo_o | 1 | 入力 | HPSからのMDIOデータ出力 |
mdo_o_e | 1 | 入力 | HPSからのMDIOデータ出力イネーブル |
mdi_i | 1 | 出力 | HPSへのMDIOデータ入力 |
ptp_pps_o | 1 | 入力 | HPSからの1秒あたりのPTPパルス |
ptp_aux_ts_trig_i | 1 | 出力 | HPSへのPTP補助タイムスタンプ・トリガー |
インターフェイス名: emac_gtx_clk 説明: HPSからのGMII/MII送信クロック |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
phy_txclk_o | 1 | 入力 | HPSからのGMII/MII送信クロック |
インターフェイス名: emac_tx_reset 説明: GMII/MII送信リセットソース。HPSからのphy_txclk_oに同期しています。 |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
rst_tx_n_o | 1 | 入力 | HPSからのGMII/MII送信リセットソース。アクティブLowのリセット。 |
インターフェイス名: emac_rx_reset 説明: GMII/MII受信リセットソース。HPSからのclk_rx_iに同期しています。 |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
rst_rx_n_o | 1 | 入力 | HPSからのGMII/MII受信リセットソース。アクティブLowのリセット。 |
インターフェイス名: emac_rx_clk_in 説明: HPSへのGMII/MII受信クロック |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
clk_rx_i | 1 | 出力 | HPSへのGMII/MII受信クロック |
インターフェイス名: emac_tx_clk_in 説明: HPSへのGMII/MII送信クロック |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
clk_tx_i | 1 | 出力 | HPSへのGMII/MII送信クロック |
インターフェイス名: hps_gmii 説明: FPGAファブリックに面するGMII/MIIインターフェイス |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
mac_tx_clk_o | 1 | 出力 | HPSからのGMII/MII送信クロック |
mac_tx_clk_i | 1 | 入力 | HPSへのGMII/MII送信クロック |
mac_rx_clk | 1 | 入力 | HPSへのGMII/MII受信クロック |
mac_rst_tx_n | 1 | 出力 | HPSからのGMII/MII送信リセットソース |
mac_rst_rx_n | 1 | 出力 | HPSからのGMII/MII受信リセットソース |
mac_txd | 8 | 出力 | HPSからのGMII/MII送信データ |
mac_txen | 1 | 出力 | HPSからのGMII/MII送信イネーブル |
mac_txer | 1 | 出力 | HPSからのGMII/MII送信エラー |
mac_rxdv | 1 | 入力 | HPSへのGMII/MII受信データのValid |
mac_rxer | 1 | 入力 | HPSへのGMII/MII受信データエラー |
mac_rxd | 8 | 入力 | HPSへのGMII/MII受信データ |
mac_col | 1 | 入力 | HPSへのGMII/MII衝突検出 |
mac_crs | 1 | 入力 | HPSへのGMII/MIIキャリアセンス |
mac_speed | 2 | 出力 | HPSからのMAC速度通知 |
インターフェイス名: ptp 説明: FPGAファブリックに面するPTPインターフェイス |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
ptp_pps_out | 1 | 出力 | FPGAソフトロジックへの1秒あたりのPTPパルス |
ptp_aux_ts_trig_in | 1 | 入力 | FPGAソフトロジックからのPTP補助タイムスタンプ・トリガー |
ptp_tstmp_data_out | 1 | 出力 | HPSからFPGAソフトロジックへのPTPタイムスタンプ・データ |
ptp_tstmp_en_out | 1 | 出力 | HPSからFPGAソフトロジックへのPTPタイムスタンプ・イネーブル |
インターフェイス名: mdio 説明: PHYデバイスに面するMDIOインターフェイス |
|||
---|---|---|---|
信号 | 幅 | 方向 | 説明 |
mdo_out | 1 | 出力 | FPGA双方向I/OバッファーへのMDIOデータ出力 |
mdo_out_en | 1 | 出力 | FPGA双方向I/OバッファーへのMDIOデータ出力イネーブル |
mdi_in | 1 | 入力 | FPGA双方向I/OバッファーからのMDIOデータ入力 |