エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

48.6.1.3. インターフェイス信号

図 141. インターフェイス信号
表 446.  peri_clock

インターフェイス名: peri_clock

説明: ペリフェラル・クロック・インターフェイス。このインターフェイスは、選択されているデバイスが Arria® Vまたは Cyclone® Vの場合にのみ存在します。

信号 方向 説明
clk 1 入力 Avalon® -MMスレーブ・インターフェイスに使用されるペリフェラル・クロック・ソース
表 447.  peri_reset

インターフェイス名: peri_reset

説明: ペリフェラル・リセット・インターフェイス。このインターフェイスは、選択されているデバイスが Arria® Vまたは Cyclone® Vの場合にのみ存在します。

信号 方向 説明
rst_n 1 入力

アクティブLowのペリフェラル非同期リセットソース。 Avalon® -MMスレーブ・インターフェイスのリセットに使用されます。

この信号は非同期でアサートされ、同期してデアサートされます。同期デアサートは、このコアの外部で提供する必要があります。

表 448.  avalon_slave

インターフェイス名: avalon_slave

説明: このインターフェイスは、選択されているデバイスが Arria® Vまたは Cyclone® Vの場合にのみ存在します。

信号 方向 説明
addr 1 入力 Avalon® -MMアドレスバス38
read 1 入力 Avalon® -MM読み出し制御
write 1 入力 Avalon® -MM書き込み制御
writedata 32 入力 Avalon® -MM書き込みデータバス
readdata 32 出力 Avalon® -MM読み出しデータバス
表 449.  emac

インターフェイス名: emac

説明: HPS EMACインターフェイスに接続されるコンジット・インターフェイス

信号 方向 説明
phy_txd_o 8 入力 HPSからのGMII/MII送信データ
phy_txen_o 1 入力 HPSからのGMII/MII送信イネーブル
phy_txer_o 1 入力 HPSからのGMII/MII送信エラー
phy_rxdv_i 1 出力 HPSへのGMII/MII受信データのValid
phy_rxer_i 1 出力 HPSへのGMII/MII受信データエラー
phy_rxd_i 8 出力 HPSへのGMII/MII受信データ
phy_col_i 1 出力 HPSへのGMII/MII衝突検出
phy_crs_i 1 出力 HPSへのGMII/MIIキャリアセンス
phy_mac_speed_o 2 入力 HPSからのMAC速度通知39
mdo_o 1 入力 HPSからのMDIOデータ出力
mdo_o_e 1 入力 HPSからのMDIOデータ出力イネーブル
mdi_i 1 出力 HPSへのMDIOデータ入力
ptp_pps_o 1 入力 HPSからの1秒あたりのPTPパルス
ptp_aux_ts_trig_i 1 出力 HPSへのPTP補助タイムスタンプ・トリガー
表 450.  emac_gtx_clk

インターフェイス名: emac_gtx_clk

説明: HPSからのGMII/MII送信クロック

信号 方向 説明
phy_txclk_o 1 入力 HPSからのGMII/MII送信クロック
表 451.  emac_tx_reset

インターフェイス名: emac_tx_reset

説明: GMII/MII送信リセットソース。HPSからのphy_txclk_oに同期しています。

信号 方向 説明
rst_tx_n_o 1 入力 HPSからのGMII/MII送信リセットソース。アクティブLowのリセット。
表 452.  emac_rx_reset

インターフェイス名: emac_rx_reset

説明: GMII/MII受信リセットソース。HPSからのclk_rx_iに同期しています。

信号 方向 説明
rst_rx_n_o 1 入力 HPSからのGMII/MII受信リセットソース。アクティブLowのリセット。
表 453.  emac_rx_clk_in

インターフェイス名: emac_rx_clk_in

説明: HPSへのGMII/MII受信クロック

信号 方向 説明
clk_rx_i 1 出力 HPSへのGMII/MII受信クロック
表 454.  emac_tx_clk_in

インターフェイス名: emac_tx_clk_in

説明: HPSへのGMII/MII送信クロック

信号 方向 説明
clk_tx_i 1 出力 HPSへのGMII/MII送信クロック
表 455.  hps_gmii

インターフェイス名: hps_gmii

説明: FPGAファブリックに面するGMII/MIIインターフェイス

信号 方向 説明
mac_tx_clk_o 1 出力 HPSからのGMII/MII送信クロック
mac_tx_clk_i 1 入力 HPSへのGMII/MII送信クロック
mac_rx_clk 1 入力 HPSへのGMII/MII受信クロック
mac_rst_tx_n 1 出力 HPSからのGMII/MII送信リセットソース
mac_rst_rx_n 1 出力 HPSからのGMII/MII受信リセットソース
mac_txd 8 出力 HPSからのGMII/MII送信データ
mac_txen 1 出力 HPSからのGMII/MII送信イネーブル
mac_txer 1 出力 HPSからのGMII/MII送信エラー
mac_rxdv 1 入力 HPSへのGMII/MII受信データのValid
mac_rxer 1 入力 HPSへのGMII/MII受信データエラー
mac_rxd 8 入力 HPSへのGMII/MII受信データ
mac_col 1 入力 HPSへのGMII/MII衝突検出
mac_crs 1 入力 HPSへのGMII/MIIキャリアセンス
mac_speed 2 出力 HPSからのMAC速度通知
表 456.  ptp

インターフェイス名: ptp

説明: FPGAファブリックに面するPTPインターフェイス

信号 方向 説明
ptp_pps_out 1 出力 FPGAソフトロジックへの1秒あたりのPTPパルス
ptp_aux_ts_trig_in 1 入力 FPGAソフトロジックからのPTP補助タイムスタンプ・トリガー
ptp_tstmp_data_out 1 出力 HPSからFPGAソフトロジックへのPTPタイムスタンプ・データ
ptp_tstmp_en_out 1 出力 HPSからFPGAソフトロジックへのPTPタイムスタンプ・イネーブル
表 457.  mdio

インターフェイス名: mdio

説明: PHYデバイスに面するMDIOインターフェイス

信号 方向 説明
mdo_out 1 出力 FPGA双方向I/OバッファーへのMDIOデータ出力
mdo_out_en 1 出力 FPGA双方向I/OバッファーへのMDIOデータ出力イネーブル
mdi_in 1 入力 FPGA双方向I/OバッファーからのMDIOデータ入力
38 アドレスバスはワード単位でアドレス指定されます。
39 これらのビットは、選択されているデバイスが インテル® Arria® 10の場合にのみ存在します。