エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

3.4. レジスターの説明

Avalon® -STシングルクロックFIFOコアのcsrインターフェイスは、レジスターへのアクセスを提供します。次の表は、レジスターについて説明しています。
表 10.   Avalon® -STシングルクロックFIFOのレジスターの説明
32ビット・ワード・オフセット 名称 アクセス リセット 説明
0 fill_level R 0 24ビットのFIFOのフィルレベル。ビット24から31は使用されません。
1 予約済み 今後の使用に向けて予約されています。
2 almost_full_threshold RW FIFO depth–1 このレジスターは、FIFOバッファーがフルに近づいていることを示す値に設定します。
3 almost_empty_threshold RW 0 このレジスターは、FIFOバッファーが空に近づいていることを示す値に設定します。
4 cut_through_threshold RW 0 0 — ストア・アンド・フォワード・モードを有効にします。
>0 — カットスルー・モードを有効にし、 Avalon® -STソース・インターフェイスでvalid信号がアサートされる前のFIFOバッファーの最小エントリー数を指定します。FIFOコアがダウンストリーム・コンポーネントへのデータの送信を開始すると、パケットが終了するまで送信は続きます。

このレジスターは、Use store and forwardパラメーターがオンになっている場合にのみ適用されます。

5 drop_on_error RW 0 0 — エラー時のドロップを無効にします。
1 — エラー時のドロップを有効にします。

このレジスターは、Use packetおよびUse store and forwardパラメーターがオンになっている場合にのみ適用されます。

Avalon® -STデュアルクロックFIFOコアのin_csrおよびout_csrインターフェイスは、FIFOのフィルレベルを報告します。次の表は、フィルレベルについて説明しています。

表 11.   Avalon® -STデュアルクロックFIFOのレジスターの説明
32ビット・ワード・オフセット 名称 アクセス リセット値 説明
0 fill_level R 0 24ビットのFIFOのフィルレベル。ビット24から31は使用されません。