エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

37.2.3. VICコアのデイジーチェーン接続

複数のVICコアをデイジーチェーン接続することにより、32を超える割り込みを備えるシステムを作成することができます。これは、1つのVICのinterrupt_controller_outインターフェイスを別のVICのオプションのinterrupt_controller_inインターフェイスに接続することで行います。オプションの入力インターフェイスを有効にする方法については、パラメーターのセクションを参照してください。

パフォーマンス上の理由から、VICコンポーネントは常に直接接続するようにします。VICの間に他のコンポーネントを含めないでください。

デイジーチェーン入力がVICに入ると、優先処理ブロックは、デイジーチェーン入力と、割り込み要求ブロックからのハードウェアおよびソフトウェア割り込み入力を確認し、最も優先順位の高い割り込みを特定します。デイジーチェーン入力のRIL値が最も高い場合、ベクトル生成ブロックは、デイジーチェーン・ポートの値を変更せずにVICから直接渡します。

VICのデイジーチェーン接続は、32よりも少ない割り込みポートでも行うことができます。デイジーチェーン接続の数は、ハードウェアとソフトウェアのリソースにのみ制限されます。複数のVICによる影響に関しては、レイテンシー情報のセクションを参照してください。

インテルでは、RILの幅を、デイジーチェーン接続されているすべてのVICコンポーネントと同じ値に設定することを推奨しています。RILの幅が異なる場合、アップストリームのVICからの幅の広いRILは切り捨てられます。