エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

42.3.1. 機能の説明

Avalon® -STデマルチプレクサーは、チャネル化された入力データ・インターフェイスからデータを取得し、そのデータを複数の出力インターフェイスに提供します。特定の転送に対して選択される出力インターフェイスは、入力channel信号によって指定されます。データは、channelpacketframeの値および他の信号に関係なく、入力インターフェイスで受信している順序と同じ順序で出力インターフェイスに配信されます。各出力インターフェイスの幅は入力インターフェイスと同じであるため、デマルチプレクサーがデータを別の出力インターフェイスに駆動している際に、各出力インターフェイスはアイドル状態になります。デマルチプレクサーは、channel信号のlog2(num_output_interfaces) ビットを使用してデータを転送する出力先を選択します。チャネルビットの残りは、変更されることなく適切な出力インターフェイスに転送されます。
図 127. デマルチプレクサー

入力インターフェイス

各入力インターフェイスは Avalon® -STデータ・インターフェイスで、オプションでパケットをサポートします。

出力インターフェイス

各出力インターフェイスは、入力インターフェイスのチャネルのサブセットからのデータを伝送します。各出力インターフェイスは同一で、すべてが同じシンボルおよびデータ幅、エラー幅、チャネル幅です。シンボル、データ、およびエラーの幅は、入力インターフェイスと同じです。channel信号の幅は入力インターフェイスと同じですが、出力インターフェイスの選択に使用されたビットは含まれません。