エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

49.2. インターフェイス信号

図 142. インターフェイス信号
信号名 タイプ 幅 (ビット) 説明
クロックとリセット
RefClk 入力 1 50MHzの固定周波数のインターフェイス・クロック。PHYによって駆動されます。
Rstn 入力 1 アクティブLowのリセット信号。EMACでこの信号を提供し、MII to RMIIコンバーター・コアとPHYに接続されます。
RMII: コアからRMII PHYへの送信インターフェイス
rmii_tx_d[1:0] 出力 2 送信データ
rmii_tx_en 出力 1 送信イネーブル
RMII: PHYからRMIIへの受信インターフェイス
rmii_crs_dv 入力 1 多重化されているキャリアセンスまたはデータのValid信号 (RMII 1.2)
rmii_rx_d[1:0] 入力 2 受信データ
rmii_rx_err 入力 1 受信エラー
MII: RMIIコアからMACへの送信インターフェイス
tx_clk 出力 1
送信クロック:
  • 100Mbpsの速度モードで25MHz
  • 10Mbpsの速度モードで2.5MHz
m_tx_en 入力 1 送信クロックに同期する送信データのValid信号
m_tx_d[3:0] 入力 4 送信データ
m_tx_err 入力 1 送信エラー
MII: MACからRMIIコアへの受信インターフェイス
rx_clk 出力 1 受信クロック
m_rx_en 出力 1 受信データのValid (CRS_DVから抽出される)
m_rx_err 出力 1 受信エラー
m_rx_crs 出力 1 イーサネット・キャリア・センス信号
m_rx_col 出力 1 イーサネット衝突信号
m_rx_d[3:0] 出力 4 受信データ
コアの速度選択
ena_10 入力 1 MACが10Mbpsのスループットにコンフィグレーションされていることを示します。