エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

10.3.5.1. パブリックAPI

表 66.  altera_16550_uart_open
プロトタイプ altera_16550_uart_state* altera_16550_uart_open (const char *name);
インクルード <altera_16550_uart.h>
パラメーター name - 開く16550 UARTデバイス名
戻り値 16550 UARTへのポインター、もしくはオープンが失敗した場合はNULL
説明 16550 UARTデバイスを開きます。
表 67.  altera_16550_uart_close
プロトタイプ int altera_16550_uart_close(altera_16550_uart_state* sp, int flags);
インクルード <altera_16550_uart.h>
パラメーター sp - 閉じる16550 UARTデバイス名。

flags - シングル/マルチスレッドのブロッキング/ノンブロッキング・アクセスを示します。

戻り値 なし
説明 16550 UARTデバイスを閉じます。
表 68.  altera_16550_uart_read
プロトタイプ int altera_16550_uart_read(altera_16550_uart_state* sp, wchar_t* ptr, int len, int flags);
インクルード <altera_16550_uart.h>
パラメーター

sp - UARTデバイス

ptr - 宛先アドレス

len - データの最大長

flags - シングル/マルチスレッドのブロッキング/ノンブロッキング・アクセスを示します。

戻り値 読み出しバイト数
説明 UARTレシーバーバッファーへの読み出しデータ。この関数を実行する前に、UARTが既知の設定になっている必要があります。
表 69.  altera_16550_uart_write
プロトタイプ int altera_16550_uart_write(altera_16550_uart_state* sp, const wchar_t* ptr, int len, int flags);
インクルード <altera_16550_uart.h>
パラメーター

sp - UARTデバイス

ptr - ソースアドレス

len - データの最大長

flags - シングル/マルチスレッドのブロッキング/ノンブロッキング・アクセスを示します。

戻り値 書き込みバイト数
説明 UARTトランスミッター・バッファーにデータを書き込みます。この関数を実行する前に、UARTが既知の設定になっている必要があります。
表 70.  alt_16550_uart_config
プロトタイプ alt_u32 alt_16550_uart_config(altera_16550_uart_state* sp, UartConfig *setting);
インクルード <altera_16550_uart.h>
パラメーター

sp - UARTデバイス

setting – UARTをコンフィグレーションするUARTのコンフィグレーション構造 (UARTデバイスの構造を参照してください)。

戻り値 成功の場合は0を返し、それ以外であれば失敗です。
説明 読み出しまたは書き込みを開始する前に、ユーザー入力ごとにUARTをコンフィグレーションします。