エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

37.7.1. デザイン例の説明

デザイン例は、VIC_collateral_cv.zipと呼ばれるファイルで提供されます。

表 383.  VIC_collateral_cv.zipのデザイン例
デザイン例の名称 フォルダー名 説明
VIC Basic VIC_Example 単一のVIC
VIC Daisy-Chain VIC_DaisyChain_Example デイジーチェーン接続されている2つのVIC
VIC Table-Resident VIC_ISRnVectorTable_Example ベクトルテーブルに配置されているISRを使用するVIC
IIC VIC_noVIC_Example IIC例。VICの例と比較する目的で提供されています。

VIC_collateral_cv.zip内のトップレベルのフォルダーは、VIC_collateral_cvと呼ばれ、次のファイルを含みます。

  • run_sw.sh — シェルスクリプトで、1つ、複数、またはすべてのデザイン例を実行します。
  • README.txt.zipファイルの内容を説明します。
図 119. VIC Basicデザイン例
図 120. VIC Daisy-Chainデザイン例

IICのデザインはVIC Basicのデザインと同じですが、VICとEICインターフェイスがIICに置き換えられています。VIC Table-Residentのデザインは、VIC Basicのデザインと同じです。

それぞれの例では、ソフトウェアでタイマーとパフォーマンス・カウンターを組み合わせて使用し、割り込みパフォーマンスを測定します。各例のソフトウェアは、パフォーマンスを計算して結果をstdoutに送信します。

VIC_collateral_cv.zipにはrun_sw.shスクリプトが含まれており、1つ、複数、もしくはすべてのデザイン例を実行します。run_sw.shは、SRAM Object File (.sof) およびExecutable and Linkable Format File (.elf) をそれぞれの例にダウンロードし、コマンドラインで指定している例に関して、コードを Cyclone® V SoCで実行します。

注: run_sw.shでは、JTAGダウンロード・ケーブルを1つのみホスト・コンピューターに接続していると想定しています。複数のJTAGケーブルがある場合は、run_sw.shを変更し、 Cyclone® V SoC開発キットに接続しているケーブルを指定する必要があります。